# Laboratorio 3

Pietro Faraggiana

2022/2023

# Indice

| I | Ele                             | ettronica analogica                                                                                                                                                                                                                                                                                                                        | 4                                                   |
|---|---------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|
| 1 | 1.1<br>1.2<br>1.3<br>1.4<br>1.5 | Richiamo sui circuiti lineari Teoremi per i circuiti lineari Circuiti in alternata  1.3.1 Circuiti con condensatori in DC  1.3.2 Circuiti con condensatori in AC  1.3.3 Circuito passa-alto Diodo a giunzione Quadripoli  1.5.1 Approssimazione lineare  1.5.2 Generatori dipendenti  1.5.3 Calcolo del guadagno $A_v$ di un amplificatore | 5<br>7<br>8<br>8<br>9<br>11<br>11<br>12<br>13<br>14 |
| 2 | Disp                            | positivi a semiconduttore                                                                                                                                                                                                                                                                                                                  | 18                                                  |
|   | 2.1                             | Transistor BJT                                                                                                                                                                                                                                                                                                                             | 18                                                  |
|   | 2.2                             | 2.1.1 Rappresentazione a parametri h del BJT in zona attiva ad emettitore comune                                                                                                                                                                                                                                                           | 20                                                  |
|   | 2.2                             | Amplificatore CE (common emitter) con BJT                                                                                                                                                                                                                                                                                                  | 20<br>21                                            |
|   |                                 | 2.2.2 Componente a piccolo segnale (AC)                                                                                                                                                                                                                                                                                                    | 21                                                  |
|   |                                 | 2.2.3 Effetto Miller                                                                                                                                                                                                                                                                                                                       | 22                                                  |
|   | 2.3                             | Amplificatore a collettore comune                                                                                                                                                                                                                                                                                                          | 23                                                  |
|   | 2.4                             | Circuito not (inverter) con BJT                                                                                                                                                                                                                                                                                                            | 23                                                  |
|   | 2.5                             | Altri circuiti BJT                                                                                                                                                                                                                                                                                                                         | 24                                                  |
|   |                                 | 2.5.1 Transistor Darlington                                                                                                                                                                                                                                                                                                                | 24                                                  |
|   |                                 | <ul><li>2.5.2 Emitter follower con Darlington</li></ul>                                                                                                                                                                                                                                                                                    | 24<br>24                                            |
|   |                                 | 2.5.5 Tush pull                                                                                                                                                                                                                                                                                                                            | 21                                                  |
| 3 | Amj                             | plificatori operazionali                                                                                                                                                                                                                                                                                                                   | 25                                                  |
|   | 3.1                             | Amplificatore differenziale                                                                                                                                                                                                                                                                                                                | 25                                                  |
|   | 2.2                             | 3.1.1 Architettura                                                                                                                                                                                                                                                                                                                         | 26                                                  |
|   | 3.2                             | Amplificatore differenziale con BJT ("emitter-coupled")                                                                                                                                                                                                                                                                                    | 26<br>26                                            |
|   | 3.4                             | Amplificatore non invertente                                                                                                                                                                                                                                                                                                               | 27                                                  |
|   | 3.5                             | Sommatore invertente                                                                                                                                                                                                                                                                                                                       | 27                                                  |
|   | 3.6                             | Amplificatore differenziale (a guadagno controllato)                                                                                                                                                                                                                                                                                       | 27                                                  |
|   | 3.7                             | Amplificatori con impedenze complesse                                                                                                                                                                                                                                                                                                      | 27                                                  |
|   | 3.8                             | Filtri attivi con OPAMP                                                                                                                                                                                                                                                                                                                    | 27                                                  |
|   |                                 | 3.8.1 Integratore di Miller                                                                                                                                                                                                                                                                                                                | 28                                                  |
|   |                                 | 3.8.2 Derivatore ideale                                                                                                                                                                                                                                                                                                                    | 28<br>28                                            |
|   | 3.0                             | 3.8.3 Derivatore reale                                                                                                                                                                                                                                                                                                                     | 28                                                  |

| 4.2 Comparatore con isteresi (trigger di Schmitt) 4.2.1 Trigger di Schmitt invertente 4.3 Generazione di segnali a due stadi (multivibratori) 4.3.1 Multivibratore astabile 4.3.2 Multivibratore monostabile 4.4 Circuito TOT (time over threshold)  5 Feedback 5.1 Feedback negli amplificatori 5.1.1 Interpretazione geometrica 5.1.2 Proprietà di feedback negativo negli amplificatori 5.2.1 Desensibilizzazione del guadagno 5.3 Le topologie di feedback negli amplificatori 5.3.1 Classificazione degli amplificatori 5.4 Criterio di stabilità 5. Criterio di stabilità 5. Criterio di Nyquist  6 Oscillatore a siasamento 6.2 Oscillatore a ponte di Wien  II Elettronica digitale 7 Sistemi logici 7.1 Introduzione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numera binari in un computer 7.3.1 Caratteristiche delle porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.5.3 Identità Boolean 7.5 Algebra di Boole 7.5.1 Identità Boolean 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Dont care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni arimetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Caratteriali 8.1 Latch 8.1.1 Latch con NGR 8.1.2 Latch con NAND 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                    | 4  | Circuiti non lineari                    | 31       |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----|-----------------------------------------|----------|
| 4.2.1 Trigger di Schmitt invertente 4.3 Generazione di segnalia a due stadi (multivibratori) 4.3.1 Multivibratore astabile 4.4 Circuito TOT (time over threshold)  5 Feedback 5.1 Feedback negli amplificatori 5.1.1 Interpretazione geometrica 5.2 Proprietà di feedback negativo negli amplificatori 5.3.1 Classificazione degli amplificatori 5.3.1 Classificazione degli amplificatori 5.3.1 Classificazione degli amplificatori 5.5.2 Criterio di stabilità 5.5 Criterio di stabilità 5.5 Criterio di stabilità 6 Oscillatore a fisasmento 6.2 Oscillatore a sfasamento 6.2 Oscillatore a ponte di Wien  II Elettronica digitale  7 Sistemi logici 7.1 Introduzione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numerazione 7.2.1 Il sistema binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di jorte logiche 7.3.3 Porte logiche 7.4 Porta NOT TTI. nel dettagio 7.5 Algebra di Boole 7.5 Il dentità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.2 Pall-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Carpationi di numero binario 8 Logica sequenziale 8.1 Latch 8.1 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                        |    |                                         |          |
| 4.3 Generazione di segnali a due stadi (multivibratori) 4.3.1 Multivibratore astabile 4.3.2 Multivibratore monostabile 4.4 Circuito TOT (time over threshold)  5 Peedback 5.1 Feedback 5.1 Feedback negli amplificatori 5.1.1 Interpretazione geometrica 5.2 Proprietà di feedback negativo negli amplificatori 5.2.1 Desensibilizzazione del guadagno 5.3 Le topologie di feedback negli amplificatori 5.3.1 Classificazione degli amplificatori 5.3.1 Classificazione degli amplificatori 5.4 Criterio di stabilità 5.5 Criterio di stabilità 5.5 Criterio di Nyquist  6 Oscillatori sinusoidali 6.1 Oscillatore a ponte di Wien 6.2 Oscillatore a ponte di Wien 7 Sistemi logici 7.1 Introduzione 7.2 Sistemi di numerazione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Lamiglie di porte logiche 7.3.3 Laristeristiche delle porte logiche 7.5.4 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Pull-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Partià di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NAND 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                              |    |                                         |          |
| 4.3.1 Multivibratore astabile 4.4 Circuito TOT (time over threshold)  5 Peedback 5.1 Peedback negli amplificatori 5.1.1 Interpretazione geometrica 5.2 Proprietà di feedback negativo negli amplificatori 5.1.1 Desensibilizzazione degli adagno 5.3 Le topologie di feedback negli amplificatori 5.3.1 Classificazione degli amplificatori 5.3.1 Classificazione degli amplificatori 5.4 Criterio di stabilità 5.5 Criterio di Nyquist  6 Oscillatori sinusoidali 6.1 Oscillatore a sfasamento 6.2 Oscillatore a ponte di Wien  11 Elettronica digitale  7 Sistemi logici 7.1 Introduzione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.3 Pamiglie di porte logiche 7.4 Porta NOTTI nel dettagio 7.5 Algebra di Boole 7.5 Algebra di Boole 7.5 I dentità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Cray 7.10 Operazioni aritutetiche 7.10.2 Pull-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e Sottrattore 7.10.2 Pull-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e distrattore 7.11 Comparatori digitali 7.12 Partia di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Plip-Plop 8.2.1 Master slave |    | 4.2.1 Trigger di Schmitt invertente     | 33       |
| 4.3.2 Multivibratore monostabile 4.4 Circuito TOT (time over threshold) 5 Feedback 5.1 Feedback negli amplificatori 5.1.1 Interpretazione geometrica 5.2 Proprietà di feedback negativo negli amplificatori 5.2.1 Desensibilizzazione del guadagno 5.3 Le topologie di feedback negli amplificatori 5.3.1 Classificazione degli amplificatori 5.3.2 Criterio di stabilità 5.5 Criterio di Nyquist 6 Oscillatori sinusoidali 6.1 Oscillatore a fasamento 6.2 Oscillatore a ponte di Wien  1I Elettronica digitale 7 Sistemi logici 7.1 Introduzione 7.2.5 Istemi di numerazione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.3 Laratteristiche delle porte logiche 7.4 Porta NOT TL nel dettagio 7.5 Algebra di Boole 7.5.1 Identifă Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Fall-Adder 7.10.2 Fall-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10 Operazioni aritmetiche 7.10.1 Fall-Adder 7.10.2 Fall-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Partia di un numero binario 8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Plip-Plop 8.2.1 Master slave                                  |    |                                         |          |
| 4.4 Circuito TOT (time over threshold)  5 Peedback 5.1 Feedback negli amplificatori 5.1.1 Interpretazione geometrica 5.2 Proprietà di feedback negativo negli amplificatori 5.2.1 Desensibilizzazione del guadagno 5.3 Le topologie di feedback negli amplificatori 5.3.1 Classificazione degli amplificatori 5.3.1 Classificazione degli amplificatori 5.5. Criterio di Stabilità 5.5 Criterio di Nyquist  6 Oscillatori sinusoidali 6.1 Oscillatore a sfasamento 6.2 Oscillatore a ponte di Wien  11 Elettronica digitale  7 Sistemi logici 7.1 Introduzione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numera binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.4.4 Porta NOT TIL nell dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Vall-Adder 7.10.2 Full-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2.1 Master slave                                                                                                                                                                                                                              |    |                                         |          |
| 5 Feedback 5.1 Feedback negli amplificatori 5.1.1 Interpretazione geometrica 5.2 Proprietà di feedback negativo negli amplificatori 5.2.1 Desensibilizzazione del guadagno 5.3 Letopologie di feedback negli amplificatori 5.3.1 Classificazione degli amplificatori 5.4 Criterio di stabilità 5.5 Criterio di Nyquist 6 Oscillatori sinusoidali 6.1 Oscillatore a sfasamento 6.2 Oscillatore a sfasamento 6.2 Oscillatore a ponte di Wien  II Elettronica digitale 7 Sistemi logici 7.1 Introduzione 7.2 Sistemi di numerazione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.1 Identità Booleane 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Fall-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NOR 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                              |    |                                         |          |
| 5.1 Feedback negli amplificatori 5.1.1 Interpretazione geometrica 5.2 Proprietà di feedback negativo negli amplificatori 5.2.1 Desensibilizzazione del guadagno 5.3 Le topologie di feedback negli amplificatori 5.3.1 Classificazione degli amplificatori 5.5 Criterio di Interio di Nyquist 6 Oscillatori sinusoidali 6.1 Oscillatore a sfasamento 6.2 Oscillatore a sfasamento 6.2 Oscillatore a ponte di Wien  II Elettronica digitale 7 Sistemi logici 7.1 Introduzione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numerazione 7.2.1 Il sistema binario 7.2.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.3 Porte logiche 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.5 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10.2 Full-Adder 7.10.3 Papresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario 8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NNND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                   |    | 4.4 Circuito 101 (time over threshold)  | 35       |
| 5.1 Feedback negli amplificatori 5.1.1 Interpretazione geometrica 5.2 Proprietà di feedback negativo negli amplificatori 5.2.1 Desensibilizzazione del guadagno 5.3 Le topologie di feedback negli amplificatori 5.3.1 Classificazione degli amplificatori 5.5 Criterio di Interio di Nyquist 6 Oscillatori sinusoidali 6.1 Oscillatore a sfasamento 6.2 Oscillatore a sfasamento 6.2 Oscillatore a ponte di Wien  II Elettronica digitale 7 Sistemi logici 7.1 Introduzione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numerazione 7.2.1 Il sistema binario 7.2.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.3 Porte logiche 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.5 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10.2 Full-Adder 7.10.3 Papresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario 8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NNND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                   | _  | Foodback                                | 37       |
| 5.1.1 Interpretazione geometrica 5.2 Proprietà di feedback negativo negli amplificatori 5.2.1 Desensibilizzazione del guadagno 5.3 Le topologie di feedback negli amplificatori 5.3.1 Classificazione degli amplificatori 5.4 Criterio di stabilità 5.5 Criterio di Nyquist 6 Oscillatori sinusoidali 6.1 Oscillatore a sfasamento 6.2 Oscillatore a ponte di Wien  II Elettronica digitale 7 Sistemi logici 7.1 Introduzione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numerazione 7.2.1 Il sistema binario 7.2.3 Codifica di numeri binari in un computer 7.3.1 Caratteristiche delle porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5 I Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario 8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NNOB 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                         | 3  |                                         |          |
| 5.2. Proprietà di feedback negativo negli amplificatori       5.2.1 Desensibilizzazione del guadagno         5.3 Le topologie di feedback negli amplificatori       5.3.1 Classificazione degli amplificatori         5.4 Criterio di stabilità       5.5 Criterio di Nyquist         6 Oscillatori sinusoidali       6.1 Oscillatore a sfasamento         6.2 Oscillatore a ponte di Wien       6.2 Oscillatore a ponte di Wien         II Elettronica digitale         4 Sistemi logici         7.1 Introduzione       7.2.1 Il sistema binario         7.2.2 Numeri binari frazionari       7.2.2 Numeri binari frazionari         7.2.2 Numeri binari frazionari       7.3.1 Caratteristiche delle porte logiche         7.3.1 Caratteristiche delle porte logiche       7.3.2 Famiglie di porte logiche         7.5 Algebra di Boole       7.5.1 Identità Booleane         7.6 Leggi di De Morgan       7.7 Forne standard di funzioni logiche         7.8 Mappe di Karnaugh       7.9 Don't care e display a sette segmenti         7.9.1 Il codice Gray       7.10 Operazioni aritmetiche         7.10.2 Full-Adder       7.10.3 Rappresentazione dei numeri negativi         7.10.4 Sommatore e sottrattore       7.10.4 Sommatore e sottrattore         7.11 Comparatori digitali       7.12 Parità di un numero binario         8 Logica sequenziale         8.1 Latch con NAND <td></td> <td>• •</td> <td></td>                                                                                                                  |    | • •                                     |          |
| 5.2.1 Desensibilizzazione del guadagno. 5.3 Le topologie di feedback negli amplificatori 5.3.1 Classificazione degli amplificatori 5.5 Criterio di stabilità 5.5 Criterio di Nyquist  6 Oscillatori sinusoidali 6.1 Oscillatore a fasamento 6.2 Oscillatore a ponte di Wien  II Elettronica digitale  7 Sistemi logici 7.1 Introduzione 7.2.1 Il sistema binario 7.2.2.1 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.1 Caratteristiche delle porte logiche 7.4.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10 Comparatori digitali 7.12 Parit di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.3.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                               |    |                                         |          |
| 5.3. Le topologie di feedback negli amplificatori 5.3.1. Classificazione degli amplificatori 5.4. Criterio di stabilità 5.5. Criterio di Nyquist 6 Oscillatori sinusoidali 6.1. Oscillatore a sfasamento 6.2. Oscillatore a ponte di Wien  II Elettronica digitale 7 Sistemi logici 7.1 Introduzione 7.2. Sistemi di numerazione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3. Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.4. Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.3.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |    |                                         |          |
| 5.3.1 Classificazione degli amplificatori 5.4 Criterio di stabilità 5.5 Criterio di Nyquist 6 Oscillatori sinusoidali 6.1 Oscillatore a sfasamento 6.2 Oscillatore a ponte di Wien  II Elettronica digitale 7 Sistemi logici 7.1 Introduzione 7.2 Sistemi di numerazione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.3 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10 Corparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.3.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |    | 5.2.1 Descriptionizzazione dei guadagno | 38       |
| 5.4 Criterio di Nyquist 5.5 Criterio di Nyquist 6 Oscillatori sinusoidali 6.1 Oscillatore a sfasamento 6.2 Oscillatore a ponte di Wien 6.2 Oscillatore a ponte di Wien 6.3 Coscillatore a ponte di Wien 6.4 Oscillatore a ponte di Wien 6.5 Sistemi logici 7.1 Introduzione 7.2 Sistemi di numerazione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.111 Comparatori digitali 7.12 Parità di un numero binario 8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                              |    |                                         |          |
| 5.5 Criterio di Nyquist  6 Oscillatori sinusoidali 6.1 Oscillatore a sfasamento 6.2 Oscillatore a ponte di Wien 6.2 Oscillatore a ponte di Wien 6.3 Oscillatore a ponte di Wien 6.4 Oscillatore a ponte di Wien 6.5 Sistemi logici 7.1 Introduzione 7.2 Sistemi di numerazione 7.2.1 Il sistema binario 7.2.2 Numeri binari o 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5 Algebra di Boole 7.5 Algebra di Boole 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |    |                                         |          |
| 6 Oscillatori sinusoidali 6.1 Oscillatore a sfasamento 6.2 Oscillatore a ponte di Wien  II Elettronica digitale  7 Sistemi logici 7.1 Introduzione 7.2.3 Il sistema binario 7.2.1 Il sistema binario 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.2 Famiglie di porte logiche 7.5.1 Identità Booleane 7.5 Algebra di Boole 7.5 I dentità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |    |                                         |          |
| 6.1 Oscillatore a sfasamento 6.2 Oscillatore a ponte di Wien  II Elettronica digitale  7 Sistemi logici 7.1 Introduzione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.2 Famiglie di porte logiche 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |    | 5.5 Criterio di Nyquist                 | 42       |
| 6.1 Oscillatore a sfasamento 6.2 Oscillatore a ponte di Wien  II Elettronica digitale  7 Sistemi logici 7.1 Introduzione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.2 Famiglie di porte logiche 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 6  | Oscillatori sinusoidali                 | 43       |
| 6.2 Oscillatore a ponte di Wien                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | U  |                                         |          |
| II   Elettronica digitale                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |    |                                         |          |
| 7 Sistemi logici 7.1 Introduzione 7.2 Sistemi di numerazione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.2 Famiglie di porte logiche 7.5 Algebra di Boole 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |    | 0.2 Oscillatore a polite di Wieli       | 11       |
| 7 Sistemi logici 7.1 Introduzione 7.2 Sistemi di numerazione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.2 Famiglie di porte logiche 7.5 Algebra di Boole 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |    |                                         |          |
| 7 Sistemi logici 7.1 Introduzione 7.2 Sistemi di numerazione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.2 Famiglie di porte logiche 7.5 Algebra di Boole 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | II | Elettronica digitale                    | 46       |
| 7.1 Introduzione 7.2 Sistemi di numerazione 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.2 Famiglie di porte logiche 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 7  |                                         | 4.77     |
| 7.2.1 II sistema binario 7.2.2 Numeri binari frazionari 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 7  |                                         | 47<br>47 |
| 7.2.1 Il sistema binario 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |    |                                         |          |
| 7.2.2 Numeri binari frazionari 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.2 Famiglie di porte logiche 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |    |                                         |          |
| 7.2.3 Codifica di numeri binari in un computer 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.4.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |    |                                         |          |
| 7.3 Porte logiche 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.3.2 Famiglie di porte logiche 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10 Asommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |    |                                         |          |
| 7.3.1 Caratteristiche delle porte logiche 7.3.2 Famiglie di porte logiche 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |    |                                         |          |
| 7.3.2 Famiglie di porte logiche 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |    |                                         |          |
| 7.4 Porta NOT TTL nel dettagio 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |    | 1 0                                     |          |
| 7.5 Algebra di Boole 7.5.1 Identità Booleane 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |    |                                         |          |
| 7.5.1 Identità Booleane  7.6 Leggi di De Morgan  7.7 Forme standard di funzioni logiche  7.8 Mappe di Karnaugh  7.9 Don't care e display a sette segmenti  7.9.1 Il codice Gray  7.10 Operazioni aritmetiche  7.10.1 Half-Adder  7.10.2 Full-Adder  7.10.3 Rappresentazione dei numeri negativi  7.10.4 Sommatore e sottrattore  7.11 Comparatori digitali  7.12 Parità di un numero binario  8 Logica sequenziale  8.1 Latch  8.1.1 Latch con NOR  8.1.2 Latch con NAND  8.1.3 Latch di tipo D  8.2 Flip-Flop  8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |    | · · · · · · · · · · · · · · · · · · ·   |          |
| 7.6 Leggi di De Morgan 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |    |                                         |          |
| 7.7 Forme standard di funzioni logiche 7.8 Mappe di Karnaugh 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |    | 7.5.1 Identita Booleane                 | 51       |
| 7.8 Mappe di Karnaugh                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |    |                                         |          |
| 7.9 Don't care e display a sette segmenti 7.9.1 Il codice Gray 7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |    | · · · · · · · · · · · · · · · · · · ·   |          |
| 7.9.1 Il codice Gray  7.10 Operazioni aritmetiche 7.10.1 Half-Adder 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore  7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D  8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |    |                                         |          |
| 7.10 Operazioni aritmetiche       5         7.10.1 Half-Adder       5         7.10.2 Full-Adder       5         7.10.3 Rappresentazione dei numeri negativi       5         7.10.4 Sommatore e sottrattore       5         7.11 Comparatori digitali       5         7.12 Parità di un numero binario       5         8 Logica sequenziale       5         8.1 Latch       5         8.1.1 Latch con NOR       5         8.1.2 Latch con NAND       5         8.1.3 Latch di tipo D       6         8.2 Flip-Flop       6         8.2.1 Master slave       6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |    |                                         |          |
| 7.10.1 Half-Adder                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |    |                                         |          |
| 7.10.2 Full-Adder 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali 7.12 Parità di un numero binario  8 Logica sequenziale 8.1 Latch 8.1 Latch 8.1.1 Latch con NOR 8.1.2 Latch con NAND 8.1.3 Latch di tipo D 8.2 Flip-Flop 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |    | 1                                       |          |
| 7.10.3 Rappresentazione dei numeri negativi 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |    |                                         |          |
| 7.10.4 Sommatore e sottrattore 7.11 Comparatori digitali                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |    |                                         |          |
| 7.11 Comparatori digitali       5         7.12 Parità di un numero binario       5         8 Logica sequenziale       5         8.1 Latch       5         8.1.1 Latch con NOR       5         8.1.2 Latch con NAND       5         8.1.3 Latch di tipo D       6         8.2 Flip-Flop       6         8.2.1 Master slave       6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |    | 11                                      |          |
| 7.12 Parità di un numero binario       5         8 Logica sequenziale       5         8.1 Latch       5         8.1.1 Latch con NOR       5         8.1.2 Latch con NAND       5         8.1.3 Latch di tipo D       6         8.2 Flip-Flop       6         8.2.1 Master slave       6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |    |                                         |          |
| 8 Logica sequenziale       8.1 Latch         8.1.1 Latch con NOR       5         8.1.2 Latch con NAND       5         8.1.3 Latch di tipo D       6         8.2 Flip-Flop       6         8.2.1 Master slave       6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |    | 1 0                                     |          |
| 8.1 Latch       8         8.1.1 Latch con NOR       5         8.1.2 Latch con NAND       5         8.1.3 Latch di tipo D       6         8.2 Flip-Flop       6         8.2.1 Master slave       6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |    | 7.12 Parita di un numero binario        | 56       |
| 8.1 Latch       8         8.1.1 Latch con NOR       5         8.1.2 Latch con NAND       5         8.1.3 Latch di tipo D       6         8.2 Flip-Flop       6         8.2.1 Master slave       6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 8  | Logica sequenziale                      | 58       |
| 8.1.1 Latch con NOR       5         8.1.2 Latch con NAND       5         8.1.3 Latch di tipo D       6         8.2 Flip-Flop       6         8.2.1 Master slave       6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |    |                                         |          |
| 8.1.2 Latch con NAND       5         8.1.3 Latch di tipo D       6         8.2 Flip-Flop       6         8.2.1 Master slave       6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |    |                                         |          |
| 8.1.3 Latch di tipo D       6         8.2 Flip-Flop       6         8.2.1 Master slave       6                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |    |                                         |          |
| 8.2 Flip-Flop                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |    |                                         |          |
| 8.2.1 Master slave                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |    |                                         |          |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |    | 1 1                                     |          |
| · · · · · · · · · · · · · · · · · · ·                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |    | 8.2.2 FF JK                             |          |

| 61<br>62<br>63<br>63<br>63<br>63<br>64<br>64<br>64<br>64<br>65<br>65 |
|----------------------------------------------------------------------|
| 63<br>63<br>63<br>63<br>63<br>64<br>64<br>64<br>64<br>64<br>65       |
| 63<br>63<br>63<br>63<br>63<br>64<br>64<br>64<br>64<br>64<br>65       |
| 63<br>63<br>63<br>63<br>64<br>64<br>64<br>64<br>65<br>65             |
| 63<br>63<br>63<br>64<br>64<br>64<br>65<br>65                         |
| 64<br>                                                               |
| 64<br>                                                               |
| 64<br>64<br>64                                                       |
| 64<br>64<br>65                                                       |
| 64<br>65                                                             |
| 64                                                                   |
| 65                                                                   |
|                                                                      |
| 60                                                                   |
| 67                                                                   |
| 67                                                                   |
| 67                                                                   |
| 68                                                                   |
| 68                                                                   |
| 69                                                                   |
| 70                                                                   |
|                                                                      |
|                                                                      |
| 70                                                                   |
| 70                                                                   |
| 70                                                                   |
|                                                                      |

# Parte I Elettronica analogica

# Capitolo 1

# Circuiti lineari

#### 1.1 Richiamo sui circuiti lineari

Un circuito è una rete di elementi che forma una connessione chiusa. Un circuito può essere suddiviso in tre parti: nodi, rami e maglie. La legge di conservazione della carica impone che la corrente uscente da un nodo sia uguale a quella entrante e che in un ramo scorra corrente uguale in tutti i punti (prima legge di Krichhoff). La conservatività del campo elettrico invece ci da la seconda legge di Kirchhoff che dice che la somma dei potenziali di una maglia è 0.

#### Leggi di Kirchhoff:

- $\sum_{i} V_k = 0$  per ogni maglia (LKM);
- $\sum_{i} I_{k} = 0$  per ogni nodo (LKN):
- Esiste inoltre una terza legge di Kirchhoff che permette di ricavare il numero di equazioni delle maglie indipendenti ovvero: dati r rami e n nodi, il numero di maglie indipendenti m è

$$m = r - (n - 1).$$

I circuiti lineari sono quelli dove sono presenti esclusivamente elementi che presentano relazioni V-I lineari. Vediamo un esempio di circuito dove abbiamo una maglia, un generatore e varie resistenze:



Il potenziale ai capi di ogni elemento in serie cambia, mentre per la corrente è uguale in tutto il circuito. Vediamo adesso come si comportano più resistenze in parallelo:



In questo caso è la corrente a cambiare mentre la differenza di potenziale è la stessa ai capi di tutte le resistenze e abbiamo quindi

$$I_s = \sum_{k=1}^n \frac{V_{AB}}{R_k}.$$

Con questi due circuiti è possibile anche realizzare partitori di tensione e di corrente

$$V_j = R_j I = \frac{R_j}{\sum_k R_k} V_s;$$

$$I_k = \frac{V_{A B}}{R_k} = \frac{R_P}{R_k} I_s.$$

#### Generatori

Possiamo vedere un generatore come una pompa: un generatore di corrente<sup>1</sup> sarà una pompa con portata costante, mentre un generatore di tensione<sup>2</sup> sarà una pompa con un dislivello costante. Un generatore è detto ideale se mantiene costante la differenza di potenziale ai suoi capi e ha una resistenza interna pari a 0. Introduciamo anche la legge di riscaldamento di Joule

$$P_L = \frac{V_S^2}{R_L} \stackrel{R_L \to 0}{\longrightarrow} \infty$$

dove  $R_L$  è la resistenza di carico (load), la resistenza interna (e tutte le quantità riferite al generatore) è indicata invece con il subscript S. Un generatore di corrente è ideale se produce la stessa corrente indipendentemente da  $R_L$ , ovvero ha resistenza interna che tende ad infinito (la resistenza interna di un generatore di corrente è in parallelo al generatore).

#### Circuito aperto

Un circuito aperto è un collegamento fra due punti di un circuito elettrico la cui resistenza elettrica tende all'infinito, pertanto è attraversato da una corrente nulla indipendentemente dalla tensione applicata ai suoi terminali.

#### Cortocircuito

Un cortocircuito è un collegamento fra due punti di un circuito elettrico che ha resistenza prossima a zero. Esso impone una tensione nulla (o trascurabile) ai capi del circuito ma non vincoli sulla corrente che passa attraverso di esso, che può assumere valori molto elevati.

#### Condensatore

Un condensatore viene rappresentato dal simbolo:

La sua relazione fondamentale è

$$\frac{dQ}{dt} = I_C = C \frac{dV_C}{dt},$$

che ci porta ad una relazione integrale per la differenza di potenziale ai suoi capi

$$V_c(t) = V_c(0) + \frac{1}{C} \int_0^t I_c(t') dt'.$$

 $V_C$  è una funzione continua nel tempo ed è quindi possibile scrivere le relazioni di carica e di scarica:

$$V(t) = \frac{Q(t)}{C} = \mathcal{E}(1 - e^{-t/\tau})$$
 Carica;

$$V(t) = \frac{Q(t)}{C} \rightarrow V(t) = V_0 \cdot e^{-\frac{t}{RC}} = V_0 \cdot e^{-\frac{t}{\tau}}$$
 Scarica.

<sup>&</sup>lt;sup>1</sup>Indicato con una freccia verso l'altro (indipendentemente che sia corrente continua o alternata).

Oltre ai classici simboli di tensione continua o alternata esiste il simbolo generale indicato banalmente da un "+" sopra un "-".

#### Induttore

In un induttore, indicato da

\_\_\_\_\_

il campo elettrico non è più conservativo e la sua relazione fondamentale è la legge di Faraday

$$\oint_{\gamma} \vec{E} \cdot \vec{l} = -\frac{d\Phi}{dt} = -L\dot{I} = \Delta V.$$

### 1.2 Teoremi per i circuiti lineari

#### Teorema di sovrapposizione degli effetti (TSE)

In un circuito dove sono presenti più generatori, la soluzione del circuito è data dalla sovrapposizione delle varie soluzioni ottenute prendendo i generatori uno per uno e passivando<sup>3</sup> gli altri. Il TSE è diretta conseguenza della linearità delle relazioni V-I e delle LKM, LKN. Questo Teorema è il teorema che qualifica i circuiti lineari in quanto tali.

#### Teorema di sostituzione

In un circuito una qualsiasi resistenza R percorsa da una corrente I può essere sostituita da un generatore di tensione V = RI; analogamente, se ai capi di R c'è una d.d.p. pari a V, essa può essere sostituita da un generatore di corrente I = V/R.

#### Teorema di Thevenin

Una qualsiasi rete lineare attiva (cioè contenente uno o più generatori) collegata a due terminali in uscita è equivalente ad un generatore di tensione reale con f.e.m. pari alla d.d.p. a "circuito aperto" (ossia quella misurata avendo scollegato il bipolo in uscita) e di resistenza interna pari a quella della rete passiva (a generatori spenti) misurata tra gli stessi terminali".<sup>4</sup>

#### Teorema di Norton

Una qualsiasi rete che soddisfi le stesse ipotesi del teorema di Thevenin è equivalente ad un generatore di corrente reale pari alla corrente di "corto-circuito" (ossia quella misurata avendo corto-circuitato i terminali di uscita) e resistenza interna pari a quella di Thevenin (ossia quella della rete passiva vista dagli stessi terminali).

#### Dualità Thevenin-Norton

Gli ultimi due teoremi enunciati sono equivalenti, si preferisce utilizzare Thevenin nei casi in cui  $R_{AB} \ll R$ , ovvero nel caso in cui il generatore equivalente abbia caratteristiche prossime a quelle di un generatore di f.e.m. ideale; altrimenti si preferisce utilizzare Norton. Osserviamo infine che

$$R_N = R_T = \frac{\text{d.d.p. misurata a terminali aperti}}{\text{corrente misurata a terminali cortocircuitati}}$$

<sup>&</sup>lt;sup>3</sup>La funzione del generatore è identicamente nulla (sostituire un generatore di funzione con un corto e generatore di corrente con un aperto).

<sup>&</sup>lt;sup>4</sup>Per utilizzare questi due teoremi nella risoluzione analitica di circuiti è possibile utilizzare il teorema di Millman oppure il metodo dei partitore (disegnare un circuito in linea retta scrivendo tutte le uscite di tensione cercate e poi risolverlo come se fosse un partitore).



#### Teorema di Millman

In un circuito a 2 nodi (bi-nodale, ovvero costituito da n rami tutti derivati da due nodi) alimentato da più generatori di corrente  $(I_1,...,I_n)$  e di tensione  $(V_1,...,V_m)$ , la d.d.p. tra i due nodi si esprime come

$$V_{A B} = \frac{\sum_{k=1}^{n} I_k + \sum_{k=1}^{m} \frac{V_k}{R_k}}{\sum_{k=1}^{n} G_k}$$

dove  $G_k = R_k^{-1}$  è la conduttanza. Possiamo usare Millman per trovare i generatori di Thevenin e Norton (in alternativa allo schematizzare come partitori).

#### 1.3 Circuiti in alternata

#### 1.3.1 Circuiti con condensatori in DC

Partiamo con un caso di corrente alternata "manuale", ovvero una corrente continua con un interruttore che possiamo chiudere e aprire a piacimento (supponiamo di permettere il passaggio di corrente successivamente a t = 0)



L'equazione di maglia è

$$\left\{ \begin{array}{l} \varepsilon = RI + V_C \\ I = C\dot{V}_C, \end{array} \right.$$

la soluzione è simile alle equazioni di carica e scarica (ed infatti vale per entrambi i casi) del condensatore con l'aggiunta del termine  $\overline{V}$  che indica la d.d.p. ai capi del condensatore a t=0:

$$V_C(t) = \underbrace{\varepsilon}_{\text{soluzione regime}} + \underbrace{(\overline{V} - \varepsilon)e^{-\gamma t}}_{\text{transiente}}$$

dove  $\gamma = 1/\tau = 1/RC$ .

#### 1.3.2 Circuiti con condensatori in AC

Prendiamo adesso un circuito effettivamente in alternata.



Se vogliamo trovare la tensione ai capi del condensatore ci troviamo con la stessa equazione di prima, ma questa volta la tensione non è costante, dunque per risolvere l'integrale dobbiamo integrare due volte per parti. Decidiamo quindi di usare il linguaggio dei fasori per risolvere il problema più facilmente: la soluzione è formata da un termine di regime ed il transiente

Regime Transiente
$$V_c(t) = V_c'(t) + ae^{\lambda t}$$

dove  $\lambda = -\gamma = -1/RC$ . Per tempi  $\gg$  del tempo caratteristico  $\tau$  il transiente è trascurabile, rimaniamo quindi con

$$\begin{aligned} &V_c{'}(t) = A\cos(\omega t + \phi) \\ &A = \left| \hat{V}_c \right| \quad \hat{V}_c = \text{ fasore di } V_c \\ &\phi = \arg\left( \hat{V}_c \right) \end{aligned}$$

che possiamo riscrivere come  $V_c'(t) = \text{Re}\{Ae^{j\phi}e^{j\omega t}\}$ . Abbiamo trovato la tensione ai capi del condensatore, adesso ci chiediamo quanto sia il guadagno in tensione ai capi del condensatore rispetto alla tensione del generatore; prendiamo l'equazione del circuito

$$\hat{V}_S = \hat{V}_R + \hat{V}_C,$$

dove  $\hat{V}_c = \frac{1}{j\omega c}\hat{I}$  e  $\hat{V}_R = R\hat{I}^5$ ; la corrente è  $\hat{I} = j\omega c\hat{V}_c$ . A questo punto possiamo vedere il guadagno come il rapporto tra tensione in uscita ed in ingresso:

$$\left|\frac{\hat{V}_c}{\hat{V}_s}\right| = |A_V| = \left|\frac{1}{1 + R_j \omega c}\right|.$$

Essendo la corrente alternata è logico chiedersi se ci sia uno sfasamento tra le due tensioni

$$\phi = \arg\left(\hat{V}_c\right) - \arg\left(\hat{V}_s\right)$$
$$= \arg\left(\frac{\hat{V}_c}{\hat{v}_c}\right).$$

Prima di procedere con la rappresentazione grafica di  $A_V$  vale la pena citare l'impedenza, ovvero l'opposizione del circuito al passaggio di corrente alternata (in un certo senso è la generalizzazione complessa della resistenza):

• per le resistenze

$$\hat{Z} = R$$
:

• per i condensatori

$$\hat{Z} = \frac{1}{j\omega C};$$

• per gli induttori

$$\hat{Z} = j\omega L$$
.

 $<sup>^5</sup>$ Queste, con l'aggiunta di  $\hat{V}_L=j\omega L\hat{I}$ , formano le leggi di Ohm generalizzate.

#### Rappresentazione grafica di $A_V$

Il circuito che abbiamo trattato è un filtro passa-basso, ovvero un circuito che lascia passare invariati i segnali con frequenza al di sotto della frequenza di taglio

$$f = \frac{1}{2\pi RC}.$$

Quando abbiamo frequenze alte ( $\omega RC \gg 1$ ), il circuito si comporta come un integratore. Il comportamento dei circuiti con dipendenza dalla frequenza vengono spesso graficati nel plot di Bode, un grafico che presenta l'ampiezza, ovvero il modulo del guadagno, (in dB,  $20\log_{10}|A_V|$ ) in funzione della frequenza. Riporto qui il plot di bode in funzione di  $u = \omega RC$ 



$$|A_v| = \frac{1}{\sqrt{1+u^2}} \stackrel{\nearrow}{\searrow} \begin{array}{ccc} u \ll 1 & |A_v| \cong 1 \\ & u \gg 1 & |A_v| \cong \frac{1}{u}. \end{array}$$

Con alcuni facili calcoli ci possiamo accorgere che alla frequenza di taglio abbiamo un guadagno di -3 dB. Oltre ai plot di Bode e di fase, un altro plot di uso comune è quello di Nyquist. Il plot di Nyquist riporta la parte immaginaria della funzione in funzione della sua parte reale, dunque

$$x: A'_v = \text{Re}(A_v) = \text{Re}\left(\frac{1}{1+ju}\right) = \frac{1}{1+u^2}$$
  
 $y: A''_v = Im(A_v) = Im(1/1+ju) = -u/1+u^2.$ 

Il grafico che otteniamo è una circonferenza di raggio 1/20 e centro (1/2,0).



Tra la parte reale e la parte immaginaria del guadagno, intercorre la relazione

$$Im[A_v(u)] = -\frac{1}{\pi} p \int_{-\infty}^{\infty} \frac{Re[A(x)]}{x - u} dx$$
$$= -\frac{1}{\pi} \lim_{\varepsilon \to 0^+} \left[ \int_{-\infty}^{u - \varepsilon} \dots + \int_{u + \varepsilon}^{\infty} \dots \right]$$

Questo integrale si chiama trasformata di Hilbert.

#### 1.3.3 Circuito passa-alto

Abbiamo visto il filtro passa-basso, è logico andare a studiare quello passa-alto.



Usando i fasori otteniamo

$$A_v=1-\frac{1}{1+ju}=\frac{ju}{1+ju}$$

Ora vediamo i plot di bode e fase:



A basse frequenze ( $u \ll 0$ ) abbiamo un circuito derivatore di guadagno

$$A_v \simeq ju = j\omega RC$$
.

# 1.4 Diodo a giunzione

Il diodo a giunzione è il primo componente non lineare che guardiamo, nonostante questo può essere utilizzato in circuiti lineari che considerino il suo comportamento (ad esempio un raddrizzatore di tensione è un circuito lineare che utilizza i diodi).



Il diodo è un componente con un campo built-in

$$V_{j} = \frac{K_{B}T}{q} e_{n} \frac{n_{n}}{n_{p}}$$
$$= \frac{K_{B}T}{q} e_{n} \frac{p_{p}}{p_{n}}$$

che si comporta da cortocircuito in caso di polarizzazione diretta e come un aperto in caso di polarizzazione diretta. L'equazione di Shockley,

$$I_D(V_D) = I_0 \left[ \exp \left( \frac{V_D}{\eta V_T} \right) - 1 \right],$$

descrive il suo comportamento in caso di correnti non troppo grandi, ovvero fin quando la caduta di potenziale causata dalla resistenza intrinseca del semiconduttore è troppo grande. Il suo andamento è esponenziale per tensioni superiori a quelle di soglia  $V_{\gamma}$  e per tensioni negative la barriera di potenziale che si viene a creare permette lo scorrere della sola corrente di saturazione inversa.

11



Come abbiamo avuto modo di vedere i circuiti lineari permettono una grande semplicità di calcolo, è quindi logico voler cercare di recuperarla. Consideriamo il circuito



L'equazione di maglia di questo circuito è

$$\left\{ \begin{array}{l} V_S = RI + V_D \\ I = I_0[\dots] \end{array} \right. ,$$

purtroppo non è possibile risolverla analiticamente, ma solo graficamente o numericamente.



Suddividiamo  $V_s$  nella sua componete alternata e in quella continua:  $V_s = V_s^Q + v_s$ , la componente alternata deve essere ovviamente piccola per mantenere la polarizzazione desiderata. Nel grafico, le rette ai latti della retta di carico rappresentano l'oscillazione del punto di lavoro al variare di  $v_s$ .

# 1.5 Quadripoli

Supponiamo di avere un circuito a 4 terminali (doppio bipolo) del tipo:



Possiamo scrivere

$$\begin{cases} I_1 = f_1(V_1, V_2) \\ I_2 = f_2(V_1, V_2), \end{cases}$$

oppure analogamente, sostituendo i generatori di tensione con generatori di corrente:

$$\begin{cases} V_1 = f_1'(I_1, I_2) \\ V_2 = f_2'(I_1, I_2). \end{cases}$$

In realtà potremmo anche prendere un'equazione dal primo sistema e una dal secondo e mischiarle come ci pare, abbiamo quindi quattro combinazioni.

#### 1.5.1 Approssimazione lineare

Ponendo  $V_1^Q$  come valore costante medio, possiamo sviluppare intorno ad esso (arrestando al primo ordine)

$$V_1 = V_1^Q + \left. \frac{\partial V_1}{\partial I_1} \right|_O \left( I_1 - I_1^Q \right) + \left. \frac{\partial V_1}{\partial I_2} \right|_O \left( I_2 - I_2^Q \right) + o(\dots),$$

poniamo

$$Z_{11} \equiv \frac{\partial V_1}{\partial I_1} \bigg|_Q$$
 
$$Z_{12} \equiv \frac{\partial V_1}{\partial I_2} \bigg|_Q$$

con ovvio analogo per  $V_2$ . Possiamo quindi riscrivere gli sviluppi di  $V_1$  e  $V_2$  come

$$V = \begin{pmatrix} v_1 \\ v_2 \end{pmatrix} = \begin{pmatrix} z_{11} & z_{12} \\ z_{21} & z_{22} \end{pmatrix} \begin{pmatrix} i_1 \\ i_2 \end{pmatrix} = ZI.$$

Questo modello viene chiamato modello a parametri Z(R).

In maniera identica prendendo le funzioni di I avremmo ottenuto

$$i_1 = y_{11}v_1 + y_{12}v_2$$
  
 $i_2 = y_{21}v_1 + y_{22}v_2$ ,

dove

$$y_{j k} = \frac{\partial I_j}{\partial V_k} \bigg|_{O}$$
.

Chiamiamo questo modello: modello a parametri Y; osservando che non si tratta d'altro che del reciproco del modello Z.

Un terzo modello è chiamato modello H, questo è il modello ibrido di Y e Z, il sistema che otteniamo è

$$\left\{ \begin{array}{l} v_1 = h_{11}i_1 + h_{12}v_2 \\ i_2 = h_{21}i_1 + h_{22}v_2. \end{array} \right.$$

Questo modello è il più utilizzato, vediamo quindi cosa sono questi parametri più nel dettaglio:

•  $h_{11} = h_i$  (caratteristica stadio di ingresso):

$$h_{11} = \left. \frac{v_1}{i_1} \right|_{v_2 = 0 \Leftrightarrow V_2 = V_2^Q}$$

la relazione tra la tensione di ingresso  $V_1$  e la corrente di ingresso  $I_2$ , quando la porta di uscita è aperta (ossia, quando  $I_2 = 0$ ).

•  $h_{12} = h_R$  (trasferimento reverse):

$$h_{12} = \left. \frac{v_1}{v_2} \right|_{i_1 = 0 \Leftrightarrow I_1 = I_1^Q}$$

la relazione tra la tensione di ingresso  $V_1$  e la tensione di uscita  $V_2$ , quando la porta di ingresso è cortocircuitata (ossia, quando  $I_1=0$ );

•  $h_{21} = h_F$  (trasferimento forward):

$$h_{21} = \frac{i_2}{i_1} \bigg|_{v_2 = 0 \Leftrightarrow V_2 = V_2^Q}$$

la relazione tra la corrente di uscita  $I_2$  e la corrente di ingresso  $I_1$ , quando la porta di uscita è aperta;

•  $h_{22} = h_0$  (caratteristica stadio di uscita):

$$h_{22} = \left. \frac{i_2}{v_2} \right|_{i_1 = 0 \Leftrightarrow I_1 = I_1^Q}$$

la relazione tra la corrente di uscita  $I_2$  e la tensione di uscita  $V_2$ , quando la porta di ingresso è cortocircuitata.

Il reciproco di questo modello è quello a parametri M:

$$\left\{ \begin{array}{l} i_1 = m_{11} v_1 + m_{12} i_2 \\ v_2 = m_{21} v_1 + m_{22} i_2 \end{array} \right.$$

#### 1.5.2 Generatori dipendenti

I generatori di tensione/corrente dipendenti sono generatori il cui valore dipende da una grandezza (tensione o corrente) in un altro punto del circuito. I simboli utilizzati per questi generatori sono



Rappresentazione circuitale modello *Z*:



Rappresentazione circuitale modello H (in questa immagine e nella prossima è presente un errore, sostituire  $i_2$  con  $v_2$  al generatore di potenziale dipendente):



#### 1.5.3 Calcolo del guadagno $A_v$ di un amplificatore



Nel caso ideale  $(R_L \to \infty, R_S \to 0)$ ,  $i_2 = 0$  si ha

$$i_2 = h_{21}i_1 + h_{22}V_2 = 0$$
  
 $V_2 = V_{\text{out}} = -\frac{h_{21}}{h_{22}}i_1$ ,

risolvendo questo sistema troviamo

$$V_{\text{in}} = v_1 = h_{11}i_1 + h_{12}i_2 \Rightarrow A_V = \frac{V_{\text{out}}}{V_{\text{in}}} = -\frac{h_{21}}{|H|}.$$

Questo è valido nel caso ideale. Se invece  $R_L$  è finito usiamo il teorema di Thevenin (il circuito è lineare), sostituendo il bipolo con un circuito equivalente.



Avremo

$$R_T = \frac{V_2(R_L \to \infty)}{-i_2(R_L \to 0)},$$

dove  $i_2(R_L \to 0) = h_{21}i_1(R_L \to 0) = \frac{h_{21}V_1}{h_{11}}$ . a questo punto possiamo ritrovarci il guadagno:

$$V_{\text{out}} = \frac{R_L}{R_L + R_T} V_T = \frac{1}{1 + \frac{R_T}{R_I}} V_T = \frac{1}{1 + \frac{h_{11}}{|H|R_I}} \left( -\frac{h_{21}}{|H|} V_S \right),$$

segue

$$A_v' = -\frac{h_{21}}{|H| + \frac{h_{11}}{R_2}}.$$

Usando il teorema di Thevenin la resistenza  $R_T$  è diventata a tutti gli effetti l'impedenza di uscita dell'amplificatore.

Ci chiediamo adesso cosa succede se invece l'ipotesi di idealità che cade è quella di  $R_S=0$ . Innanzitutto  $V_S$  non coincide più con  $V_1$ 

$$V_1 = V_s - R_s i_1,$$

l'impedenza di ingresso diventa  $R_{\rm in} \equiv V_1/i_1^{-6}$ . Possiamo quindi scrivere il fattore di proporzione che lega  $V_1$  a  $V_S$ 

$$V_S = \frac{R_{\rm in}}{R_{\rm in} + R_S} V_S;$$

a questo punto possiamo procedere come per il caso ideale e trovare il guadagno.

Vediamo ora alcuni applicazioni sui filtri RC.

<sup>&</sup>lt;sup>6</sup>In realtà con alcuni calcoli si può arrivare anche a  $R_{in} = |H|/h_{22}$ .

#### Filtro passa-basso



Usando il modello H abbiamo

$$H = \left( \begin{array}{cc} R & 1 \\ -1 & j\omega c \end{array} \right)$$

da cui segue che il guadagno è:

$$A_v = -\frac{h_{21}}{|H|} = -\frac{-1}{1 + j\omega RC} = \frac{1}{1 + j\omega RC}.$$

Per quanto riguarda le impedenze abbiamo

$$Z_{\text{in}} = R + \frac{1}{j\omega c} = \frac{1 + j\omega RC}{j\omega c} = \frac{|H|}{h_{22}}$$

e

$$Z_{\text{out}} = \frac{R}{1 + j\omega RC} = RA_v.$$

#### Filtro passa-alto



Analogamente abbiamo:

$$H = \left(\begin{array}{cc} \frac{1}{j\omega c} & 1\\ -1 & \frac{1}{R} \end{array}\right)$$

e

$$A_v = -\frac{h_{21}}{|H|} = \frac{1}{\frac{1}{j\omega c} + 1} = \frac{j\omega RC}{1 + j\omega RC}$$

#### Collegamento in cascata. Filtro passa-banda

Mettiamo in serie due circuiti amplificatori,



in questi casi avremo

$$V_{\text{out}} = A_2 V_2 = A_2 A_1 \frac{R_{\text{in}}^{(2)}}{R_{\text{in}}^{(2)} + R_{\text{out}}^{(1)}} V_S$$

Un circuito di questo tipo è il circuito passa-banda, composto da un derivatore in cascata ad un integratore.



Il guadagno di questo circuito è

$$A = A_1 A_2 \frac{Z_{\text{in}}^{(2)}}{Z_{\text{in}}^{(2)} + Z_{\text{out}}^{(1)}}$$

dove

$$Z_{\text{out}}^{(1)} = R_1 A_1,$$
  
 $Z_{\text{in}}^{(2)} = \frac{R_2}{A_2}$ 

otteniamo quindi

$$A = \frac{1}{\frac{R_1}{R_2} + (A_1 A_2)^{-1}}$$

Idealmente vorremo  $A=A_1A_2$ , e quindi l'impedenza in uscita dal primo circuito deve essere molto minore di quella in entrata nel secondo, quindi  $R_2\gg R_1$  (condizione di disaccoppiamento). Ma se  $R_2\sim R_{\rm in}^{\rm Multimetro}$ , allora bisogna considerare gli effetti di accoppiamento con lo strumento che non conosciamo bene. Quindi scegliamo  $R_2 \sim R_1$ . Nel caso  $R_2 = R_1$  avremo

$$A = \frac{1}{1 + (A_1 A_2)^{-1}}$$

$$20 \log |Av|$$

$$\log (u)$$

Si può dimostrare che il plot di bode dell'ampiezza ha simmetria pari rispetto a  $\log_{10}(u) = 0$  (avremo infatti A(1/u) = A \* (u)) e il plot di bode della frequenza è simmetria dispari rispetto alla stessa frequenza. La parte immaginaria inoltre si annulla per u = 1 e in questo caso l'ampiezza massima

Filtro Passa bauda

$$|A_v|_{\max} = \frac{1}{2 + \frac{w_2}{w_1}}.$$

# Capitolo 2

# Dispositivi a semiconduttore

Per evitare ripetitività non riscrivo le caratteristiche dei semiconduttori e le giunzioni p-n. Se necessario guardare slide professore o appunti di Lab 2.

### 2.1 Transistor BJT

Un transistor BJT ("bipolar junction transistor") è un elemento bipolare, ovvero in cui sono presenti correnti di entrambi i segni.



Come già sappiamo da Lab 2 è asimmetrico e drogato in modo diverso ma comunque sempre alternato (pnp o npn). È diviso in 3 parti concentriche, partendo da quella più interna abbiamo: emettitore, base e collettore. Il BJT si dice polarizzato in zona attiva se è sono applicate d.d.p. tali da favorire una corrente di portatori maggioritari nella direzione  $E \rightarrow C$  tramite diffusione nella base; in questo caso la giunzione BE è polarizzata direttamente, quella BC inversamente e abbiamo così l'effetto transistor.



Prendiamo il più facile schema possibile di un transistor



Per la legge dei nodi (e impostando come riferimento le correnti entranti come positive)  $I_E + I_B + I_C = 0$ , scriviamo allora le equazioni di Ebers-Moll

$$I_E = -I_{ES} \left( e^{V_{BE}/\eta V_T} - 1 \right) + \alpha_R I_{CS} \left( e^{V_{BC}/\eta V_T} - 1 \right)$$
(2.1)

$$I_{C} = -I_{CS} \left( e^{V_{BC}/\eta V_{T}} - 1 \right) + \alpha_{F} I_{ES} \left( e^{V_{BE}/\eta V_{T}} - 1 \right)$$
(2.2)

in entrambe le equazioni il primo termine è quello dell'equazione di Shockley, mentre il secondo è dato dall'effetto transistor.

Prendiamo ora come riferimento il BJT np<br/>n perché più comune (per il pnp basta cambiare i segni). In questo caso abbiamo  $V_{\rm B~E} \sim V_{\gamma} > 0$ ,  $V_{\rm B~C} < 0$  dove  $v_{\gamma}$  indica la differenza di potenziale della giunzione, tipicamente  $\approx 0.7 \, V$  allora possiamo semplificare EM come

$$I_E = -I_{ES} \left( e^{V_{BE}/\eta V_T} \right) \tag{2.3}$$

$$I_C = \alpha_F I_{ES} \left( e^{V_{BE}/\eta V_T} \right). \tag{2.4}$$

Per un transistor di questo tipo  $\alpha_F \to 1$  e abbiamo

$$I_C = -\alpha_F I_E \Rightarrow I_B = -(I_E + I_C) = (\alpha_F - 1)I_E = \frac{1 - \alpha_F}{\alpha_F} I_C \Rightarrow I_C = \frac{\alpha_F}{1 - \alpha_F} I_B = \beta I_B.$$

Proviamo adesso a scrivere l'equazione caratteristica per una rappresentazione di tipo grafico, scegliamo  $V_{\rm CE} = V_{\rm BE} - V_{\rm BC}$  per le ascisse e  $I_{\rm C}$  per le ordinate, otterremo



Possiamo configurare un transistor in 3 modi:

• Base comune (corrisponde al precedente esempio)



• Emettitore comune



• Collettore comune (emitter follower)



#### 2.1.1 Rappresentazione a parametri h del BJT in zona attiva ad emettitore comune



In questo modello abbiamo

$$\begin{aligned} h_{\text{ie}} &= h_{11} = \frac{v_{\text{BE}}}{i_b} \bigg|_{v_{\text{CE}} = 0} = r_d = \frac{\eta V_T}{I_B^Q}; \\ h_{\text{fe}} &= h_{21} = \frac{i_c}{i_b} \bigg|_{v_{\text{CE}} = 0} = \beta_F; \\ h_{\text{oe}} &= h_{22} = \frac{i_c}{v_{\text{ce}}} \bigg|_{i_b = 0} \sim 0, \end{aligned}$$

dunque  $I_C$  è (circa) indipendente da  $V_{CE}$  in zona attiva,  $h_{oe}$  corrisponde anche alla pendenza della curva in zona attiva (e infatti al secondo ordine abbiamo l'effetto Early);

$$h_{\rm re} = h_{12} = \left. \frac{v_{\rm BE}}{v_{\rm CE}} \right|_{\rm i=0} \simeq 0,$$

spiegabile osservando tramite la curva di Shockley che una grande variazione di  $I_B$  porta ad una piccola variazione di  $V_{\rm BE}$  e essendo  $I_C = \beta I_B$  una piccola variazione di  $I_B$  porta ad una grande variazione di  $I_C$  che (tramite le curve di collettore in zona attiva) porta ad una variazione di  $V_{CE}$  ancora più grande: in conclusione una variazione grandissima di  $V_{CE}$  non ha quasi effetti su  $V_{BE}$ .

# 2.2 Amplificatore CE (common emitter) con BJT



Innanzitutto mettiamo il BJT in zona attiva ( $V_{BE} \sim V_{\gamma}, V_{BC} < 0 \Rightarrow V_{CE} = V_{BE} - V_{BC} > V_{\gamma}$ ), in queste condizioni il BJT si comporta da circuito lineare. I condensatori servono a bloccare le componenti continue di modo che non interferiscano tra di loro e rendendoci più facile la polarizzazione. Per il teorema di sovrapposizione abbiamo

$$X = X_Q$$
(componente DC) +  $x$ (componente a "piccoli segnali")

#### 2.2.1 Componente DC

 $C_{\text{in}}$  serve a disaccoppiare  $V_s$  da  $V_B^Q$ . Il partitore di tensione formato da  $R_1$  e  $R_2$  è equivalente ad un circuito formato da un generatore DC che crea una d.d.p.  $V_{\text{Th}}$  e  $R_{\text{Th}}$  (la parte sostituita è quella di sinistra)



dove

$$V_{\text{T h}} = \frac{R_2}{R_1 + R_2} V_{\text{C C}} = V_{\text{B B}} \quad R_{\text{Th}} = R_1 / / R_2 = R_{\text{B B}}$$

segue

$$\begin{split} V_{\text{B B}} &= R_{\text{B B}} I_B^Q + V_{\text{B E}}^Q + R_E I_E^Q \\ &= R_{\text{B B}} I_B^Q + V_{\gamma} + R_E \beta_F I_B^Q \end{split}$$

con

$$\begin{split} I_{B}^{Q} &= \frac{V_{\text{B B}} - V_{\gamma}}{R_{\text{B B}} + \beta_{F} R_{E}} \\ I_{C}^{Q} &= \beta_{F} I_{B}^{Q} = \frac{V_{\text{B B}} - V_{\gamma}}{R_{\text{B B}} / \beta_{F} + R_{E}} \simeq \frac{V_{\text{B B}} - V_{\gamma}}{R_{E}}, \quad \text{se} R_{E} \gg \frac{R_{\text{BB}}}{\beta_{F}} \end{split}$$

Questa condizione è chiamata condizione di rigidità del partitore. Sebbene una alta  $R_E$  ci permetta di scegliere un punto di lavoro indipendentemente da  $\beta_F$ , averla troppo alta diminuisce anche il guadagno. Adesso possiamo scrivere l'equazione di maglia, che corrisponde alla retta di carico del transistor:

$$V_{CC} = R_C I_C + V_{CE} + R_E \frac{1 + \beta_F}{\beta_F} I_C;$$
  
 $\cong (R_C + R_E) I_C + V_{CE}.$ 

#### 2.2.2 Componente a piccolo segnale (AC)

Prendiamo adesso la componete alternata. Le oscillazioni saranno attorno alla retta di carico, utilizziamo il modello H per studiare il guadagno in tensione.



Il guadagno del circuito deve essere il prodotto dei guadagni delle funzioni di trasferimento (filtro passa alto)  $A_{\rm HP}$  e i guadagni dagli effetti di interfaccia del transistor  $A'_v$  (dunque  $A_v = A_{\rm HP}A'_v$ ). Per quanto riguarda il filtro passa alto abbiamo

$$A_{\rm HP} = \frac{jf/f_H}{1 + jf/f_H}, \quad f_H = \frac{1}{2\pi (R_{BB}//(Z_{\rm in}))C_{\rm in}},$$

dove  $Z_{\rm in}'$  è l'impedenza di ingresso nel quadripolo. Per  $A_{v}'$  abbiamo due possibilità: diamo precedenza all'ampiezza di guadagno e abbiamo:

$$R_E = 0 \Rightarrow A'_v = -\frac{h_{21}}{|H|} = -\frac{\beta}{h_{11} \left(h_{22} + \frac{1}{R_C}\right) - h_{12} h_{21}} = -\frac{\beta R_c}{h_{11}};$$

oppure diamo precedenza alla condizione di rigidità per una maggiore stabilità del punto di lavoro:

$$R_E \neq 0 \rightarrow A_v' = -\frac{\beta R_c}{h_{ie} + \beta R_e} \approx -\frac{R_c}{R_e}$$

#### Impedenza in ingresso del quadripolo

L'impedenza in ingresso è

$$Z'_{\rm in} = -v_b/i_{i_b} = h_{\rm ie} + \beta R_E \approx \beta R_E$$

dunque se  $R_E$  aumenta, aumenta l'impedenza di ingresso (è generalmente un beneficio per un circuito).

#### Impedenza in uscita

In uscita abbiamo

$$R_{\text{out}} = \frac{h_{11}}{|H|} = \frac{h_{11}}{h_{11} \left(h_2 + \frac{1}{R_c}\right) - h_{12} h_{21}} = R_c$$

Quindi  $R_C$  elevata per elevato guadagno non è un buon compromesso per  $R_{out}$ .

#### Considerazioni

- Idealmente  $R_C \gg R_E \gg R_{\rm B~B}/\beta$ , per avere un buon guadagno e dare stabilità al punto di lavoro Q (rigidità del partitore);
- Dobbiamo assicurarci che il transistor sia in zona attiva per ogni valore usato.

#### 2.2.3 Effetto Miller

La conformazione di un transistor npn in configurazione a emettitore comune fa si che si crei una capacità parassita che si forma tra la base e il collettore del transistor. Questa capacità parassita può causare un'ulteriore amplificazione del segnale di ingresso poiché funge da retroazione negativa.

Questa capacità fa si che il circuito si comporti come un filtro passa-basso. Per capire meglio il comportamento di questo filtro usiamo il teorema di Miller.

Teorema di Miller. La capacità parassita tra due punti di un circuito può essere "trasformata" in una capacità equivalente moltiplicandola per il guadagno di tensione del circuito. Quindi





Abbiamo così

$$I_1 = \frac{V_1 - V_2}{z} = \frac{V_1 - KV_1}{z} = \frac{V_1(1 - K)}{z} = \frac{V_1}{z}.$$

Se  $Z = 1/j\omega C_T$  e  $K = -|A'_v|$ , allora

$$z_1 = \frac{1}{j\omega C_T \left(1 + \left| A_v' \right| \right)} = \frac{1}{j\omega C_{eq}},$$

segue che più è elevato il guadagno più abbiamo un filtro passa-basso.

### 2.3 Amplificatore a collettore comune



Studiamo un transistor in configurazione comune in modello H, utilizzato come amplificatore. Supponiamo sia in zona attiva e che la componente alternata sia data da variazioni piccole attorno al punto di lavoro (ipotesi di centro banda), il guadagno sarà (è stata fatta l'approssimazione  $h_{\rm fe}+1\approx h_{\rm fe}$ )

$$A_{v} = \frac{R_{E} h_{fe} i_{b}}{h_{ie} i_{b} + R_{E} h_{fe} i_{b}} = \frac{\beta R_{E}}{h_{ie} + \beta R_{E}}.$$

Nell'ipotesi  $\beta R_E \gg h_{\rm ie}$  il rapporto è unitario. Per il calcolo di  $Z_{\rm in}$  e  $Z_{\rm out}$  si procede come sempre.

## 2.4 Circuito not (inverter) con BJT

Non sempre i transistor vengo utilizzati in zona attiva. Il circuito not inverter è uno di questi e fa utilizzo del passaggio tra saturazione ed interdizione, evitando la zona attiva.



Dove L indica low e H indica high. Sia  $V_{\rm BB}$  la tensione emessa dal generatore, affinché il transistor sia in zona attiva,  $V_{\rm BB}$  deve essere maggiore di  $V_{\gamma}$ . Abbiamo quindi

$$V_{\rm in} = V_{\rm B B} \frac{R_1 + R_2}{R_2} > \frac{R_1 + R_2}{R_2} V_{\gamma} = V_{1 L}$$

Chiamiamo la resistenza equivalente al parallelo di R<sub>1</sub> e R<sub>2</sub> R<sub>BB</sub>, allora

$$I_B = \frac{V_{\text{B B}} - V_B}{R_{\text{B B}}}.$$

Al crescere di  $V_BB$  crescerà anche  $I_B$ , fino a raggiungere un valore di  $V_{CC}/\beta RC = I_{C,max}/\beta$ . A questo punto il valore della barriera di potenziale delle giunzioni  $V_BE$  e  $V_BC$  sarà  $V_{\gamma}$  e saremo in saturazione. Segue

$$V_{\rm B B} < V_{\gamma} + \frac{V_{\rm c c}}{\beta R_{C}} R_{\rm B B} \Rightarrow V_{\rm IH} = \frac{R_{1} + R_{2}}{R_{2}} \left( V_{\gamma} + \frac{V_{\rm CC}}{\beta R_{C}} R_{\rm B B} \right).$$

Calcolando la funzione di trasferimento e usando dei valori tipici troviamo il seguente grafico.



Questo grafico ci mostra come fin quando  $V_{\rm in} < V_{\rm IL}$  (detto stato logico 0), allora in uscita avremo  $V_{\rm CC}$  (stato logico 1); mentre fin quando  $V_{\rm in} > V_{\rm IH}$  avremo in uscita la tensione di terra GND (ovvero zero e saremo nello stato logico 0).

### 2.5 Altri circuiti BJT

- 2.5.1 Transistor Darlington
- 2.5.2 Emitter follower con Darlington
- 2.5.3 Push-pull

# Capitolo 3

# Amplificatori operazionali

# 3.1 Amplificatore differenziale

Un amplificatore differenziale è un amplificatore che amplifica non un solo segnale, ma una combinazione lineare di segnali.



Se c'è linearità:

$$V_{\text{out}} = A_1 V_1 + A_2 V_2$$

$$A_1 = \frac{V_{\text{out}}}{V_1} \Big|_{V_2 = 0} \quad A_2 = \frac{V_{\text{out}}}{V_2} \Big|_{V_1 = 0},$$

allora:

$$\left\{ \begin{array}{l} V_c \equiv \frac{V_1 + V_2}{2} = \text{ Tensione di modo comune} \\ V_d \equiv V_2 - V_1 = \text{ Tensione di modo differenziale} \end{array} \right.$$

Dunque

$$V_{\text{out}} = A_c V_c + A_d V_d$$

chiamiamo  $A_C$  "guadagno di modo comune" e  $A_d$  "guadagno di modo differenziale". Chiamiamo amplificatore differenziale ideale un amplificatore per cui valga  $A_C$ =0 oppure  $A_d/A_c \to \infty$ , da cui:

$$V_{\text{out}} = A_d V_d$$
.

Il simbolo circuitale è il seguente.



Questo è il primo esempio di circuito integrato che vedremo, ovvero un circuito al cui interno presenta una struttura complessa.

#### 3.1.1 Architettura

Possiamo suddividere questo complicato circuito in tre stadi:



Gli amplificatori differenziali presentano un'impedenza di ingresso elevatissima e un'impedenza di uscita estremamente bassa. L'ultimo stadio presenta un push-pull simmetrico con una coppia di BJT complementari in configurazione ad emettitore comune di cui uno è interdetto e l'altro è in zona attiva finché  $V_{\text{out}>V_{\text{CC}}}$ , altrimenti è in saturazione  $V_{\text{out}\simeq\pm V_{\text{CC}}}$ .



La pendenza è pari al guadagno di modo differenziale (circa  $10^5$ ). Il segmento con pendenza diversa da zero è chiamato zona lineare.

# 3.2 Amplificatore differenziale con BJT ("emitter-coupled")

# 3.3 Amplificatore invertente con OPAMP



La X significa che abbiamo un aperto perché l'impedenza di ingresso è  $\infty$ . Abbiamo

$$V_d = V_+ - V_- = -V_-$$

perché  $V_+$  è a terra. Se l'impedenza di ingresso è infinita, la corrente è la stessa. Abbiamo:  $V_s - V_{\text{out}} = (R_1 + R_2)I$  e  $V_d - V_{\text{out}} = R_2I$ , segue

$$V_d = -\frac{R_2 V_s + R_1 V_{\rm out}}{R_1 + R_2} \Rightarrow V_{\rm out} = -\frac{R_1 + R_2}{R_1} V_d - \frac{R_2}{R_1} V_s.$$

Se inoltre vale l'ipotesi di linearità  $V_d = 0$ , segue

$$A_v = -\frac{A_d R_2}{R_1 A_d + R_1 + R_2} = -\frac{A_d R_2}{R_2 + (1 + A_d) R_1} \simeq -\frac{R_2}{R_1}.$$

Alternativamente avremmo potuto usare il teorema di Miller, oppure avremmo potuto osservare che nel limite  $A_d \to \infty$  la curva caratteristica del OPAMP avrebbe dovuto coincidere con l'asse delle ordinate, dunque la soluzione per  $V_{\rm out}$  si può ottenere dall'intersezione tra la retta di carico con l'asse delle ordinate (osserviamo che avere un guadagno infinito implica avere un  $V_d=0 \Rightarrow V_+=V_-=0$ ):  $V_{\rm out}=-\frac{R_2}{R_1}V_S$ . Tale condizione è detta condizione di corto virtuale. Ricordiamo che tra i terminali + e- idealmente abbiamo impedenza infinita e ci troveremmo dunque di fronte ad un aperto, ma avendo tensione uguale indipendentemente dall'impedenza tra i due poli possiamo considerarlo un corto.

### 3.4 Amplificatore non invertente



Usando la retta di carico:

$$V_{-} = \frac{R_1}{R_1 + R_2} V_{\text{out}}, \quad V_{+} = V_S \quad \Rightarrow \quad V_d = V_{+} - V_{-} = V_s - \frac{R_1}{R_2 + R_1} V_{\text{out}}$$

e imponendo ora la condizione di linearità  $V_{\rm out} = A_d V_d = A_d \left( V_s - \frac{R_1}{R_2 + R_1} V_{\rm out} \right)$  segue

$$A_v = \frac{(R_1 + R_2)A_d}{R_2 + (1 + A_d)R_1} \simeq \frac{R_1 + R_2}{R_1} = 1 + \frac{R_2}{R_1}.$$

Nel caso in cui  $R_2=0$  e  $R_1=\infty$ , allora abbiamo quello che si chiama un follower: un circuito con  $A_v=1$  molto più prossimo rispetto a quanto ottenibile con un singolo transistor. In alternativa avremmo potuto usare il corto virtuale e porre  $V_+=V_-=V_s$ 

#### 3.5 Sommatore invertente

## 3.6 Amplificatore differenziale (a guadagno controllato)

## 3.7 Amplificatori con impedenze complesse

#### 3.8 Filtri attivi con OPAMP

La configurazione sarà quella dell'amplificatore invertente con  $Z_{1,2}$  al posto di  $R_{1,2}$ , allora usando un corto virtuale troviamo facilmente (ipotesi di linearità e OPAMP ideale)

$$\frac{v_{\text{out}}}{v_s} = A_v = -\frac{Z_2}{Z_1}$$

27

#### 3.8.1 Integratore di Miller



Nel caso ideale<sup>1</sup> abbiamo (s è la frequenza complessa della derivata di Laplace):

$$A_v(s) = -\frac{1}{sRC} = -\frac{\omega_t}{s};$$

nel caso reale:

$$A_v(s) = -\frac{R_2}{R_1} \frac{1}{1 + sR_2c}.$$

Studiamo il caso ideale. Abbiamo  $\tilde{V}_{\text{out}} = -\frac{1}{sRC}\tilde{V}_S$ , siamo quindi in funzione delle frequenze e possiamo usare l'antitrasformata di Laplace per trovare la sua dipendenza dal tempo

$$\stackrel{\mathcal{L}^{-1}}{\Rightarrow} V_{\text{out}}(t) = -\frac{1}{RC} \int_{t_0}^t V_s(t') dt'.$$

Inoltre

$$I_R = \frac{V_S}{R} = I_C = C\dot{V}_C = -C\dot{V}_{\text{out}}.$$

 $A_v$  ha un polo per s=0 (diverge per  $\omega=0$ ), questo significa che avere una componente continua nel segnale di ingresso porterà alla saturazione di  $V_{\rm out}$ ; possiamo eliminare questa divergenza mettendo una resistenza in parallelo al condensatore (quindi la divergenza non è presente nel caso reale). Abbiamo in uscita delle onde triangolari (per un onda quadra in ingresso con  $f\gg f_T$ ) con ampiezza

$$V_{\text{out}_{\text{MAX}}} - V_{\text{out}_{\text{MIN}}} = \int_{0}^{\frac{T}{2}} \frac{V_0}{R_1 C} dt = \frac{V_0}{R_1 C} \frac{T}{2} = \frac{V_0}{2R_1 C f}.$$

Un modo per eliminare la divergenza per  $\omega \to 0$  è inserire una resistenza in parallelo a C.

#### 3.8.2 Derivatore ideale

Possiamo scambiare di posto il condensatore e la resistenza per ottenere un derivatore. Ipotizzando di lavorare con un OPAMP ideale e in zona lineare abbiamo

$$A_v(s) = -\frac{R}{Z_C} = -sRC = -s\omega_T \Rightarrow \tilde{V}_{\text{out}} = -sRC\tilde{V}_s \xrightarrow{\mathcal{L}^{-1}} V_{\text{out}}(t) = -RC\dot{V}_s$$

ma  $I_C = C\dot{V}_s$ , quindi  $V_{\text{out}} = RI_C$ . Abbiamo uno zero del primo ordine in s = 0 e  $A_v$  diverge per  $\omega \to \infty$ .

Per alte frequenze abbiamo delle capacità parassite che attenuano la divergenza del guadagno e portano ad un andamento non ben definito di  $V_{\rm out}$ , inoltre la divergenza del guadagno porta a saturare  $V_{\rm out}$  ad alte frequenze (usciamo dalla zona di linearità); inoltre anche l'impedenza di ingresso si riduce. Per ovviare questi problemi aggiungiamo una resistenza in serie a C.

#### 3.8.3 Derivatore reale

Il derivatore ideale corrisponde alla modifica del circuito effettuata per risolvere i problemi al divergere di  $\omega$  (inserimento di una resistenza che corrisponde alla resistenza interna del generatore). In questo caso abbiamo:

$$A_v(s) = -\frac{R_2}{R_1 + \frac{1}{sC}} = -\frac{sR_2C}{1 + sR_1C} = -\frac{R_2}{R_1} \frac{sR_1C}{1 + sR_1C} = -\frac{R_2}{R_1} \frac{s/\omega_T}{1 + s/\omega_T}.$$

La funzione di trasferimento ha uno zero del primo ordine in s=0 e un polo del primo ordine in  $s=-\omega_T$ .

<sup>&</sup>lt;sup>1</sup>Nel caso ideale non è presente la resistenza in parallelo alla corrente (resistenza finita nell'ingresso invertente dell'OPAMP).

### 3.9 Caratteristiche reali degli OPAMP

Idealmente avremmo:

•  $Z_{\rm IN} \rightarrow \infty$ ;

•  $Z_{\text{out}} \rightarrow 0$ ;

•  $A_d \to \infty$ ,  $A_c \to 0$ ;

•  $BW \rightarrow \infty$  (larghezza di banda).

Tuttavia per un OPAMP reale:

- $|Z_{\rm in}<+\infty|$  (questo porta ad avere correnti di polarizzazione  $\lesssim 1\,\mu A$ , abbiamo inoltre  $|Z_{\rm in}\lesssim 1M\Omega$ );
- $|Z_{\text{out}}| > 0$  (implica una corrente  $I_{\text{max}} = \frac{A_d V_d}{R_{\text{out}}} = \frac{V_{\text{CC}}}{R_{\text{out}}}$ );
- Guadagno e BW. Quando un amplificatore operazionale diventa instabile (frequenze molto elevate, carichi capacitivi elevati, retroazione negativa insufficiente e presenza di segnali di feedback positivo), allora si aggiunge una capacità di compensazione alla retroazione del circuito (con il ruolo di stabilizzarlo). La capacità si va a posizionare in parallelo allo stadio di guadagno:



Dunque per il teorema di Miller abbiamo



La presenza di questa capacità va dunque ad abbassare il guadagno nella zona in cui diventa instabile:

- Introduce un polo nella funzione di trasferimento  $A_d(s) = A_0/(1 + s/\omega_0)$ ;
- Per un amplificatore invertente abbiamo

$$A_{v}(s) = \frac{A_{0}\omega_{0}}{\omega_{0}(1+\beta A_{0})+s} = \frac{A'_{0}}{1+\frac{s}{\omega'_{0}}} \quad \text{con} \quad A'_{0} = \frac{A_{0}}{1+\beta A_{0}}, \quad \omega'_{0} = \omega_{0}(1+\beta A_{0}).$$

Abbiamo quindi un polo del primo ordine e per  $A_0 \to \infty$  il guadagno non cambia (tende a  $1/\beta$ ), inoltre abbiamo un invarianza del prodotto banda-guadagno  $(A_0'\omega_0' = A_0\omega_0)$ . Infine tutte le curve hanno lo stesso andamento per  $\omega \gg \omega_0$ .



• Effetto Slew-Rate (effetto della capacità di compensazione).

$$I = CV_c < I_{\max} \Rightarrow \dot{V}_c < \frac{I_{\max}}{C} \Rightarrow \frac{dV_{\text{out}}}{dt} < \text{Slew-Rate}.$$

Per osservare l'effetto Slew-Rate dobbiamo mandare in ingresso un onda quadra, osserveremo che l'onda in uscita non avrà dei tratti verticali (derivata infinita), ma dei tratti con una certa pendenza.

# Capitolo 4

# Circuiti non lineari

Fin' quando  $V_{\rm out}$  è nella zona lineare (intersezione curva caratteristica-retta di carico) non abbiamo problemi:



In questo capitolo guarderemo alcuni esempi di circuito con OPAMP utilizzato in zona non lineare, dove l'uscita è in saturazione (valori  $V_{\rm OH}$  e  $V_{\rm OL}$ ). Un fattore molto importante, che enunciamo subito, è il fattore di Feedback

$$\frac{\partial V_d}{\partial V_{\rm out}} = -\beta \equiv -\frac{R_1}{R_1 + R_2} < 0.$$

#### 4.1 Discriminatore

In questo primo caso non abbiamo una rete di feedback:



In assenza di feedback (come in questo caso) o in presenza di feedback positivo, l'uscita è in saturazione se abbiamo  $|V_s| > \frac{|V_{\rm OH}, V_{\rm OL}|}{A_d}$  (quindi sempre nel caso ideale). Se l'OPAMP è ideale abbiamo:  $V_d = V_+ - V_- = V_s$  e  $V_{\rm out}$  è

$$V_{\rm out} = \left\{ \begin{array}{ll} V_{\rm OH} & V_s > 0 \\ V_{\rm OL} & V_s < 0 \end{array} \right. = V_{\rm OH} \, {\rm sgn} \, (V_S) \, , \label{eq:Vout}$$

dove  $V_{\rm OH}$  (output-high) e  $V_{\rm OL}$  (output-low) sono  $\pm V_{\rm CC}$  (l'alimentazione del amplificatore). Questo circuito viene anche chiamato comparatore perché confronta un segnale di ingresso con un segnale di riferimento. Infatti in caso di segnale  $V_{\rm thr}$  diverso da GND al ingresso invertente, allora l'uscita sarebbe

$$V_{\text{out}} = V_{\text{OH}} \operatorname{sgn} (V_S - V_{\text{thr}}).$$

Il trigger dell'oscilloscopio si basa su questo principio di funzionamento. Il problema di questa configurazione è che in caso di rumore sovrapposto a  $V_s$ , lo stato di  $V_{\rm out}$  potrebbe essere dipendente in maniera casuale dal rumore.

### 4.2 Comparatore con isteresi (trigger di Schmitt)



Abbiamo

$$V_d = V_+ - V_- = \frac{R_1 V_{\text{out}} + R_2 V_s}{R_1 + R_2} = \beta V_{\text{out}} + (1 - \beta) V_s,$$

dove

$$V_{\rm out} = \frac{1}{\beta} V_d - \frac{1 - \beta}{\beta} V_s.$$

Osserviamo che  $\partial V_d/\partial V_{\text{out}}$  è positivo, quindi diciamo che il feedback è positivo.



Un feedback positivo significa che una qualsiasi variazione di  $V_{\rm out}$  implica una variazione dello stesso segno di  $V_d$  (negativo implica una variazione di segno opposto). Questo processo di amplificazione continua fino alla saturazione di  $V_{\rm out}$ , avremo quindi

$$V_{\text{out}} = V_{\text{OH}} \operatorname{sgn}(V_d).$$

Supponiamo che inizialmente  $V_{\rm out} = V_{\rm OH}$  (implica  $V_d > 0$  perché  $V_d = V_+ V_-$  e  $V_{\rm out} = V_{\rm OH}$  se  $V_+ V_-$ ), allora deve essere

$$V_d = \beta V_{\rm out} + (1-\beta) V_s = \beta V_{\rm OH} + (1-\beta) V_s \xrightarrow{V_d > 0} V_s > -\frac{\beta}{1-\beta} V_{\rm OH} = -\frac{R_1}{R_2} V_{\rm OH} < 0.$$

Questo significa che: affinché il segnale di uscita sia in saturazione positiva, abbiamo bisogno di avere  $V_s > V_{TL} = -\frac{R_1}{R_2}V_{\rm OH}$ . Nel momento in cui  $V_s$  è minore di tale soglia, allora  $V_{\rm out}$  commuta a  $V_{\rm OL}$  Il feedback fa diminuire  $V_d$  fino a quando non scende sotto il valore di soglia bassa  $V_{\rm TL} = -\frac{R_1}{R_2}V_{\rm OH}$  (valore soglia bassa), a quel punto  $V_{\rm out}$  commuta da  $V_{\rm OL}$ .

Se invece abbiamo inizialmente  $V_{\rm out} = V_{\rm OL}$  possiamo ripetere, con le dovute differenze ( $V_d < 0$ ), i precedenti passaggi fino a trovare che: nel momento in cui  $V_s$  diventa maggiore di  $-\frac{\beta}{1-\beta}V_{\rm OL} = V_{\rm T\,H}$  (valore soglia alta), allora l'uscita commuta a  $V_{\rm OH}$ . Questo processo è chiamato isteresi perché ricorda l'isteresi dei metalli ferromagnetici.

Finché  $V_{\rm TL} < V_{\rm out} < V_{\rm TH}$  allora non possiamo prevedere l'uscita  $V_{\rm out}$ , questa zona è chiamata dead zone (in questa zona l'uscita dipende dal rumore).



Questo tipo di trigger si chiama trigger non invertente. Possiamo renderlo asimmetrico collegando a  $V_-$  un generatore di tensione continua.

#### 4.2.1 Trigger di Schmitt invertente

Prendiamo la precedente configurazione e invertiamo i terminali del generatore:



Abbiamo

$$V_d = V_+ - V_- = \frac{R_2}{R_2 + R_1} V_{\text{out}} - V_s = \beta V_{\text{out}} - V_s,$$

mentre le soglie sono  $\beta V_{\rm OH} = V_{\rm TH}$  e  $\beta V_{\rm OL} = V_{\rm TL}$  (il feedback è sempre positivo, quindi i calcoli sono gli stessi della precedente sezione). Questo tipo di circuiti è utilizzato per generare onde quadre:





Il pallino indica l'inversione, quindi nel caso disegnato abbiamo un trigger di Schmitt invertente. Il ciclo di isteresi è percorso al contrario e nell'ultimo caso disegnato (quello con l'integratore) le uscite non sono stabili, ma metastabili; questo ci porta alla prossima sezione.

## 4.3 Generazione di segnali a due stadi (multivibratori)

Nelle prossime sezioni studieremo tre tipi di multivibratori:

- Astabile: nessuno dei due stati è stabile;
- Monostabile: uno stato è stabile, l'altro no;
- Bistabile: entrambi gli stadi possono essere stabili.

#### 4.3.1 Multivibratore astabile



I due circuiti disegnati sono equivalenti. In uscita abbiamo un'onda quadra dovuta all'instabilità del circuito che salta da un livello di saturazione all'altro con una periodicità determinata dai propri componenti. Possiamo dimostrare  $V_{\rm out}$  non è stabile per assurdo: Supponiamo di avere  $V_{\rm out} = V_{\rm OH}$  stabile (ovvero  $V_d > 0 \rightarrow V_+ > V_-$  per sempre), segue che

$$V_{+} = \beta V_{\text{out}} > V_{-},$$

ma se  $V_{\rm out} = V_{\rm OH}$  per sempre, allora la tensione su  $V_-$  (pari a quella ai capi del condensatore) diventerà asintoticamente pari a  $V_{\rm OH}$  violando la condizione  $V_d > 0$  (assurdo).



Possiamo dimostrare allo stesso modo l'instabilità di  $V_{\rm OL}$ .

Calcoliamo il periodo dell'onda quadra in uscita. L'equazione di maglia (presa all'istante t=0 in cui l'uscita commuta al livello alto) è

$$\left\{ \begin{array}{l} V_{\rm OH} = RI_C + V_- \\ I_C = C\frac{dV_-}{dt}, \end{array} \right.$$

da cui segue

$$dV_{-} = [V : OH - V_{-} \frac{dt}{\tau}] \Rightarrow V_{-}(t) = V_{OH} + [V_{-}(0) - V_{OH}]e^{-t/\tau}, \text{ dove } \tau = RC.$$

Ricordiamo però che  $V_-(0) = \beta V_{\rm OL} = V_{\rm OH} + A$ , dunque  $A = \beta V_{\rm OL} - V_{\rm OH}$ . La commutazione allo stato basso avviene nel momento in cui  $t = T_+$  e  $V_-(T_+) = V_{\rm TH} = \beta V_{\rm OH}$ , segue

$$T_{+} = \tau \ln \frac{V_{\text{OH}} - \beta V_{\text{OL}}}{V_{\text{OH}} (1 - \beta)} = \tau \ln \frac{1 - \frac{V_{\text{OL}}}{V_{\text{OH}}}}{1 - \beta}.$$

Allo stesso modo troviamo

$$T_{-} = \tau \ln \frac{1 - \frac{V_{\text{OH}}}{V_{\text{OL}}}}{1 - \beta}.$$

Generalmente  $V_{OH} = V_{OL}$  e

$$T = T_+ + T_- = 2\tau \ln \frac{1+\beta}{1-\beta}$$



L'onda quadra in uscita ha un dutycycle del 50%, qualora volessimo renderla asimmetrica dovremmo sostituire a R, un antiparallelo di due diodi in serie a due resistenze R+ e R\_ entrambi in parallelo all'amplificatore oppure dovremmo rendere asimmetrico il trigger di Schmitt.

#### 4.3.2 Multivibratore monostabile

Montiamo un diodo in parallelo al condensatore, questo ci permette di stabilizzare uno dei due stadi (quello alto):

Quando il diodo va in conduzione, tutta la corrente passa da lui (polarizzato direttamente, quindi si comporta come un cortocircuito) anziché dal condensatore; per  $V_{\rm out} = V_{\rm OH}$ , il condensatore si carica fino a  $V_- = V_\gamma$ , a quel punto il diodo entra in conduzione. Questo significa che è sufficiente che  $V_{\rm OH} > V_\gamma$  perché si abbia uno stato stabile (se è più basso il diodo non entra mai in conduzione e non avremo mai uno stato stabile). Quando siamo nello stadio basso il diodo è in interdizione e il circuito si comporta come nel caso astabile.

Possiamo aggiungere un interruttore (realizzato tramite un diodo e un filtro passa-basso passivo) che ci permette di forzare  $V_+ < V_- = V_\gamma$  per un piccolo intervallo ( $\ll$  RC) di modo da permetterci la commutazione a livello basso ( $V_d < 0 \Rightarrow V_{\rm out} = V_{\rm OL}$ ). La durata dello stato metastabile è

$$T_{-} = \tau \ln \frac{1 - \frac{V_{\gamma}}{V_{\text{OL}}}}{1 - \beta}.$$

In questo circuito la parte seguente a  $D_2$  è il segnale di trigger (o interruttore), non necessario nel caso in cui non si voglia passare allo stato basso successivamente allo stato alto stabile.

# 4.4 Circuito TOT (time over threshold)

Questo circuito ci permette di misurare la carica in un rivelatore prodotta da una radiazione ionizzante. Alcuni tipi di rilevatori possono essere:

<sup>&</sup>lt;sup>1</sup>In questo modo avremmo  $T_+$  ∝  $R_+C$  e  $T_-$  ∝  $R_-C$ 

- Rilevatore a gas: produzione di coppie elettrone-ione;
- Rilevatore a semi-conduttore: produzione di coppie elettrone-lacuna.

Sotto l'azione di un campo  $\vec{E}$  i due elementi di carica opposta migrano verso direzioni opposte generando un impulso di corrente



Il circuito TOT è il seguente:



la parte di sinistra (generatore e  $C_D$ ) costituiscono il rilevatore, quella di destra è un circuito di amplificazione del circuito. Abbiamo

$$V_{\text{TH}} = \frac{1}{C} \int I_{\text{anodo}}(t)dt = \frac{Q}{C}$$

nel caso senza resistenza

$$V_{\text{out}} = -\frac{Z_F}{Z_D} V_{\text{T H}} = -\frac{\frac{1}{sC_F}}{\frac{1}{sC_D}} V_{\text{T H}} = -\frac{C_D}{C_F} V_{\text{T H}} = -\frac{Q}{C_F}$$



(questo è il grafico con  $R_F$  in realtà), dove

$$\Delta = \tau \ln \frac{V_0}{V_{\rm th}} = \tau \ln \frac{Q}{C_F V_{\rm th}}.$$

# Capitolo 5

# **Feedback**

## 5.1 Feedback negli amplificatori

Abbiamo già visto vari casi particolari di sistemi di feedback. Possiamo schematizzare in generale un circuito che fa uso di un amplificatore con un segnale di feedback come



È chiaro da questo schema che

$$\begin{cases} x_{\text{in}} = x_s - \beta x_{\text{out}} \\ x_{\text{out}} = A x_{\text{in}}. \end{cases}$$

Ipotizziamo ora che la risposta del sistema sia sufficientemente rapida da poter considerare costante ogni segnale, dividiamo l'asse temporale in intervallini discreti scanditi dal tempo di risposta:

Abbiamo di fronte una successione definita per ricorrenza che converge se è di Cauchy:

$$\forall \varepsilon > 0, \exists \ n_0: \ \left| x_{\text{out}}^{(m)} - x_{\text{out}}^{(n)} \right| < \varepsilon, \quad \forall \ m, n > n_0$$

Facciamo una seconda ipotesi: A>0 e A è reale. Supponiamo per semplicità che  $x_s > 0$ . Poniamo  $\lim_{n\to\infty} x_{\text{out}}^{(n+1)} = l$ , allora se la successione converge abbiamo

$$l = \lim_{n \to \infty} x_{\text{out}}^{(n+1)} = Ax_s - \beta Al,$$

segue

$$l = \frac{A}{1 + \beta A} x_s = A_f x_s.$$

Tuttavia questa successione non è convergente per ogni  $\beta A$ :

• Per  $\beta A < -1$  la successione diverge: infatti se  $x_s > 0$ , allora

$$x_{\text{out}}^{(n+1)} = Ax_s - \beta Ax_{\text{out}}^{(n)} > Ax_s + x_{\text{out}}^{(n)} > x_{\text{out}}^{(n)}$$

abbiamo una successione monotona crescente a termini positivi. Se questa successione convergesse dovrebbe convergere ad un limite positivo, ma per  $x_s > 0$  abbiamo l < 0 essendo  $A_f < 0$  in questo caso (l'uscita sarà in saturazione);

- Se  $\beta A = -1$   $l \to \infty$  e quindi diverge per forza (l'uscita sarà in saturazione a meno che  $x_s = 0$ , in tal caso la successione non diverge e l'uscita sarà stazionaria dando origine agli oscillatori sinusoidali; condizione di Barkhausen);
- Per  $\beta A > 1$  la successione converge. chiamiamo A guadagno ad anello aperto,  $A_f$  guadagno ad anello chiuso e  $\beta A$  guadagno d'anello.

Diamo ora alcune definizioni:

• Guadagno ad anello aperto:

$$A = \frac{x_{\text{out}}}{x_{\text{in}}} = \left. \frac{x_{\text{out}}}{x_S} \right|_{\beta = 0};$$

• Guadagno ad anello chiuso:

$$A_f = \frac{x_{\text{out}}}{x_s};$$

• Guadagno d'anello:

$$\beta A = \frac{x_f}{x_{\rm in}}.$$

#### 5.1.1 Interpretazione geometrica

Riprendendo il grafico della retta di carico (che ricordiamo avere pendenza  $-1/\beta$ ) e la curva caratteristica degli amplificatori, osserviamo che affinché l'intersezione (il punto di lavoro) sia all'interno della zona di linearità, dobbiamo avere

$$-\frac{1}{\beta} < 0 \Rightarrow \beta > 0$$
 oppure  $-\frac{1}{\beta} > A, \beta < 0 \Rightarrow 0 > \beta A > -1$ .

Tutto questo implica che  $\beta A > -1$ . Il feedback negativo va sempre bene,ma possiamo essere anche in zona lineare con feedback positivo, a patto che  $\beta A > -1$  ( $A_f > A$ ). Negli OPAMP però  $A \to \infty$ , dunque un feedback positivo è irrealizzabile.

# 5.2 Proprietà di feedback negativo negli amplificatori

#### 5.2.1 Desensibilizzazione del guadagno

Nel limite  $\beta A \gg 1$ , il guadagno è indipendente dal guadagno dell'amplificatore. Possiamo vederlo analiticamente differenziando  $A_f$  e dividendolo per se stesso:

$$\delta A_f = \frac{\delta A}{(1+\beta A)^2} \Rightarrow \frac{\delta A_f}{A_f} = \frac{1}{1+\beta A}\frac{\delta A}{A},$$

dato che siamo in feedback negativo  $(1 + \beta A > 1)$ , allora  $\delta A_f/A_f \ll \delta A/A$ . Chiamiamo  $1 + \beta A > 1$  fattore di desensibilizzazione del guadagno.

# 5.3 Le topologie di feedback negli amplificatori

In base alla grandezza (tensione o corrente) e alla forma di uscita cercata, possiamo suddividere gli amplificatori in quattro categorie. Nessuno di questi amplificatori ha caratteristiche ideali, ma scegliendo la corretta topologia di feedback possiamo rendere il comportamento dell'amplificatore quanto più ideale possibile.

Vediamo in tabella alcune delle caratteristiche fondamentali di questi tipi di amplificatori.

| Parametro | Tipo di amplificatore              |                 |                 |                 |  |  |
|-----------|------------------------------------|-----------------|-----------------|-----------------|--|--|
| Tarametro | Tensione Corrente Transconduttanza |                 | Transresistenza |                 |  |  |
| $R_i$     | $\infty$                           | 0               | ∞               | 0               |  |  |
| $R_o$     | 0                                  | $\infty$        | ∞               | 0               |  |  |
| Risposta  | $V_o = A_v V_s$                    | $I_o = A_i I_s$ | $I_L = G_M V_s$ | $V_o = R_M I_s$ |  |  |

#### 5.3.1 Classificazione degli amplificatori

#### Amplificatori di tensione



Abbiamo  $V_{\text{in}} = V_s - V_f = V_S - \beta V_{\text{out}}$ , ma  $V_{\text{out}} = A V_{\text{in}}$ , quindi possiamo scrivere

$$V_s = (1 + \beta A)V_{\rm in}.$$

Chiamiamo impedenza di feedback

$$Z_{\text{in}}^{f} = \frac{V_s}{I_{\text{in}}} = \frac{V_s}{V_{\text{in}}} Z_{\text{in}} = (1 + \beta A) Z_{\text{in}},$$

per definizione in presenza di feedback negativo  $Z_{\rm in}^f > Z_{\rm in}$  e nel caso degli OPAMP  $(A \gg 1)$  abbiamo anche  $Z_{\rm in}^f \gg Z_i n$ . L'impedenza di feedback di uscita è

$$Z_{\mathrm{out}}^{f} = \frac{V_{\mathrm{out}}(R_{L} \to \infty)}{I_{\mathrm{out}}(R_{L} \to 0)},$$

dove abbiamo usato la tensione Thevenin equivalente e la corrente Norton equivalente; per  $R_L \to \infty$  abbiamo

$$V_{\text{out}}(R_L \to \infty) = A_f V_s = \frac{A}{1 + \beta A} V_s,$$

mentre per  $R_L \rightarrow 0$  abbiamo  $V_{\text{out}} = 0$ , segue  $V_f = 0$  e  $V_s = V_{\text{in}}$ . A questo punto

$$AV_{\rm in} = AV_s \Rightarrow I_{\rm out} = \frac{AV_s}{Z_{\rm out}},$$

dunque

$$Z_{\text{out}}^f = \frac{Z_{\text{out}}}{1 + \beta A}.$$

#### Amplificatori di corrente



Ripetiamo i soliti calcoli dell'amplificatore di tensione:

$$I_s = I_{\text{in}} + \beta I_{\text{out}} = I_{\text{in}} + \beta A_I I_{\text{in}} = (1 + \beta A_I) I_{\text{in}} \Rightarrow I_{\text{out}} = A_I I_{\text{in}} = \frac{A_I}{1 + \beta A_I} I_s$$

L'impedenza in ingresso è

$$Z_{\rm in}^f = \frac{V_s}{I_s} = \frac{Z_{\rm in}I_{\rm in}}{I_s} = \frac{Z_{\rm in}}{1 + \beta A_I}$$

e come prima in caso di feedback negativo abbiamo  $Z_{\rm in}^f < Z_{\rm in}$ . L'impedenza di uscita è  $Z_{\rm out}^f = \frac{V_{\rm out}(R_{L \to \infty})}{I_{\rm out}(R_L = 0)}$ , per  $R_L \to \infty$  abbiamo  $I_{\rm out} = 0$  (il che significa che la corrente non passando per  $Z_{\rm out}^f$ ). Abbiamo quindi:  $I_s = I_{\rm in} \Rightarrow V_{\rm out}(R_L to\infty) = A_I I_{\rm in} Z_{\rm out}$ , segue

$$Z_{\text{out}}^f (1 + \beta A_I) Z_{\text{out}}$$
.

#### Amplificatori a transconduttanza



Un amplificatore ideale di questo tipo trasforma un segnale di corrente in un segnale di tensione. Idealmente abbiamo un'impedenza di ingresso molto maggiore della resistenza di uscita del generatore di tensione, mentre l'impedenza di uscita è molto maggiore della resistenza di carico.

#### Amplificatori a transresistenza



Un amplificatore ideale di questo tipo trasforma un segnale di tensione in un segnale di corrente. Idealmente abbiamo un'impedenza di ingresso e una di uscita pari a zero.

#### 5.4 Criterio di stabilità

La stabilità è sinonimo di linearità. Affinché un circuito sia stabile i segnali di rumore che si sovrappongono devono essere dei transienti, ovvero devono tendere a zero col avanzare del tempo.

Per vedere analiticamente cosa significa stabilità prendiamo un impulso (delta di Dirac, la cui trasformata di Fourier contiene tutte le frequenze):  $x_n = \delta(t)$ . La risposta a tale rumore è un transiente

$$\tilde{x}_{\text{out}} = A(s)\tilde{x}_n = A(s)$$
,

esprimiamo A(s) come N(s)/D(s) e individuiamo i poli  $p_1 \dots p_n$  come

$$A(s) = \frac{N(s)}{D(s)} = \frac{a_1}{(s - p_1)^{\alpha_1}} + \dots + \frac{a_n}{(s - p_n)^{\alpha_n}}.$$

Usiamo la trasformata di Lagrange per scrivere l'andamento temporale dell'uscita:

$$\mathcal{L}^{-1}\left(\frac{1}{s-p}\right) = e^{pt},$$

$$\mathcal{L}^{-1}\left(\frac{1}{s-p}\right) = \frac{1}{s-p}t^{n-1}e^{pt}.$$

 $\mathcal{L}^{-1}\left(\frac{1}{(s-p)^n}\right) = \frac{1}{n!}t^{n-1}e^{pt},$ 

segue

$$x_{\text{out}}(t) = \frac{a_1}{\alpha_1!} t^{\alpha_{1-1}} e^{P_1 t} + \dots$$
$$= \sum_{k} \frac{a_k}{\alpha_k!} t^{\alpha_{k-1}} e^{P_k t}.$$

La richiesta di stabilità espressa qualitativamente prima equivale a

$$\lim_{t\to\infty}x_{\rm out}(t)=0\Rightarrow {\rm Re}\,\{p_k\}<0\quad\forall k,$$

ovvero il rumore generato dall'impulso deve decrescere più velocemente di  $1/\alpha_k!$ . La condizione necessaria affinché l'amplificatore sia stabile è che i poli della sua funzione di trasferimento abbiano tutti parte reale negativa.

Corollario. Dato un amplificatore stabile inserito in un anello con fattore di feedback  $\beta_s$ , la condizione necessaria per la sua stabilità è che la radici dell'equazione

$$1 + \beta(s)A(s) = 0,$$

abbiano parte reale negativa. Questo corrisponde con la richiesta che i poli della funzione

$$A_f(s) = \frac{A(s)}{1 + \beta(s)A(s)}$$

abbiano parte reale negativa. Il calcolo dei poli di questa funzione è possibile solo numericamente, vediamo quindi un criterio che ci dia la possibilità di accertarci della stabilità di un circuito di feedback sperimentalmente.

# 5.5 Criterio di Nyquist

Il plot di Nyquist rappresenta la variazione del loop-gain, L, nel piano complesso in funzione della frequenza. Poiché il modulo di L è una funzione pari della frequenza, mentre la fase è una funzione dispari, allora il plot di Nyquist, per circuiti reazionati (che presentano una rete di feedback), è simmetrico rispetto all'asse reale.

A basse frequenza L è reale e positivo, mentre  $L \to 0$  per  $\omega \to \infty$ . Chiamiamo la frequenza alla quale il plot interseca l'asse reale negativo  $\omega_{\pi}$ , allora se l'intersezione è a destra di (-1,0) l'amplificatore è stabile anche in presenza di feedback negativo, altrimenti è instabile. Senza andare a vedere la dimostrazione è intuibile che questo deriva dal valore del guadagno di anello (<-1 instabile, =-1 condizione di Barkhausen, >-1 stabile).

# Capitolo 6

# Oscillatori sinusoidali

Se mandiamo un segnale X(t) attraverso un amplificatore insieme ad un segnale di feedback in uscita dall'amplificatore stesso avremo un segnale di uscita  $Y(t) = A\beta X(t)$ . Se l'ingresso è sinusoidale, lo sarà anche l'uscita. L'effetto del fattore  $A\beta$  è quello di modificare fase e ampiezza del segnale in ingresso. Ipotizziamo esista una frequenza  $f_0$  per la quale  $A\beta = 1$  (condizione di Barkhausen), possiamo rimandare Y(t) all'ingresso per avere un'oscillazione sinusoidale costante nel tempo.



Sia  $X'(t) = A/(1 - A\beta)X(t)$  il segnale di ritorno di feedback, definiamo il guadagno con feedback come

$$A_f = \frac{X'(t)}{X(t)} \Rightarrow A_f = \frac{A}{1 - A\beta},$$

osserviamo che abbiamo una risonanza nel momento in cui vale la condizione di Barkhausen (valida ad una sola frequenza  $f_0$ , quella che annulla il segnale immaginario), dunque se il segnale di ingresso è X(t) = 0 avremo un valore finito del segnale in uscita X'(t).

Il circuito funziona perché, mentre l'amplificatore amplifica tutte le componenti di Fourier, il filtro lascia passare una sola componente. Dopo un grande numero di passaggi, questa componente è l'unica ad avere un'ampiezza apprezzabile. Il circuito quindi oscilla solo grazie alla presenza di rumore.

L'oscillatore sinusoidale è un circuito con retroazione positiva che soddisfa le seguenti proprietà:

- Lo sfasamento complessivo del circuito oscillatore è zero;
- Il guadagno in tensione è uno.

Ci sono due modi per ottenere un oscillatore sinusoidale: usare un amplificatore ed una rete passiva di reazione che soddisfi Barkhausen (oscillatore non invertente), oppure adoperando un elemento che introduca uno sfasamento di  $\pi/2$  in serie ad un altro elemento che introduca lo sfasamento  $-\pi/2$  alla stessa frequenza e che rispetti la condizione  $|A\beta| = 1$  (oscillatore invertente).

In un oscillatore reale  $|A\beta|=1$  non sarà mai rispettata strettamente: se  $|A\beta|<1$  l'oscillazione si smorzerà rapidamente; quindi il modulo di  $A\beta$  dovrà essere maggiore di uno (in genere si sceglie maggiore di uno del 5% circa), ma allo stesso tempo affinché il sistema sia stabile dovrà diminuire il guadagno all'aumentare dell'ampiezza del segnale in ingresso.

# 6.1 Oscillatore a sfasamento



Questo è un oscillatore del secondo tipo, dunque vogliamo che:

- $\beta(j\omega_0)$  < 0: vogliamo sfasare  $V_f$  rispetto a  $V_{\rm out}$  di  $\phi_\beta(j\omega_0)$  =  $\pi$ ;
- $A(j\omega_0) = -1/\beta(j\omega_0) > 0$ .

Per la rete di feedback (e di sfasamento) usiamo 3 filtri CR:

$$\beta(\xi) = \frac{\xi^3}{1 + 5\xi + 6\xi^2 + \xi^3},$$

dove  $\xi = sRC$  con  $s = j\omega RC$ . Segue che  $\omega_0 = (\sqrt{6}RC)^{-1}$ , per la quale  $\beta = -1/29$ . Possiamo ora costruire l'oscillatore sinusoidale usando  $R_F = 29R$  e A = 29 in modo da soddisfare Barkhausen.

# 6.2 Oscillatore a ponte di Wien



Questo è un oscillatore del primo tipo, vogliamo

- $\beta(j\omega_0) > 0$
- $A(j\omega_0) = -1/\beta(j\omega_0) < 0$

Il ponte è costituito da  $R_1$ ,  $R_2$ ,

$$Z_1 = \frac{1 + sCR}{sC}$$

e

$$Z_2 = \frac{R}{1 + sCR}.$$

Dalle impedenza segue

$$\beta(s) = \frac{Z_2}{Z_1 + Z_2} = \frac{\xi}{1 + 3\xi + \xi^2}$$

con  $\xi=RC$ . Il fattore di feedback ha uno zero del primo ordine per  $\xi=0$  e due poli negativi in  $S_{1,2}=-(3\pm\sqrt{5})\omega_0/2$  (è quindi una rete stabile). Per la condizione di Barkhausen abbiamo

$$\omega_0 = \frac{1}{RC},$$

segue A = -3.

# Parte II Elettronica digitale

# Capitolo 7

# Sistemi logici

#### 7.1 Introduzione

L'esigenza di contare e poter rappresentare graficamente (sistema di scrittura dei numeri) il risultato di tale conto è stato uno dei primi problemi degli esseri umani. Nel corso della storia si sono susseguiti vari sistemi numerici: a partire dagli egiziani fino ai romani e agli arabi (il cui sistema decimale usiamo ancora oggi); nella maggior parte dei sistemi numerici la posizione del numero aveva molto importanza  $(17 \neq 71)$  e i primi ad introdurre il numero zero furono gli egizi nel 3400 a.c.. Come il sistema decimale chiama le proprie unità "digits" dal numero delle nostre dita, il sistema binario, il più usato in elettronica, fa uso di "bits" usando i due stati del transistor (conduzione e interdizione).

#### 7.2 Sistemi di numerazione

#### 7.2.1 Il sistema binario

Il sistema binario è un sistema di potenze di due, nel senso che la prima posizione (da destra verso sinistra) è occupata da  $2^0$ , la seconda da  $2^1$  e così via. In questo modo si occupano tutte i numeri in modo facile, infatti è sufficiente notare che la somma di tutte le potenze  $\sum_{n=0}^{\infty} 2^n = 2^{n+1} - 1$ .

Esempi

$$0_{10} = 0_2$$
$$100_{10} = 1100100_2$$

Vediamo che il modo di passare da un sistema all'altro è banale: se dobbiamo passare da binario a decimale, si sommano le potenze di due "accese"; se dobbiamo passare da decimale a binario partendo dalla potenza maggiore sottraibile si scrivono "1" e "0" dipendentemente dal fatto che la potenza sia sottraibile. Vediamo come fare nel caso di 100:

$$2^{7} = 128 > 100$$
 0  $100 - 0 = 100$   
 $2^{6} = 64 < 100$  1  $100 - 64 = 36$   
 $2^{5} = 32 < 36$  1  $36 - 32 = 4$   
 $2^{4} = 16 > 4$  0  $4 - 0 = 4$   
 $2^{3} = 8 > 4$  0  $4 - 0 = 4$   
 $2^{2} = 4 = 4$  1  $4 - 4 = 0$   
 $2^{1} = 2 > 0$  0  $0 - 0 = 0$   
 $2^{0} = 1 > 0$  0  $0 - 0 = 0$ 

Ovviamente come per il sistema decimale possiamo eliminare tutti gli zeri a sinistra del primo bit diverso da 0.

#### 7.2.2 Numeri binari frazionari

Così come nel sistema decimale le cifre dopo la virgola decimale (o il punto decimale) vengono moltiplicate per potenza negative e crescenti di 10, così nel sistema binario le cifre dopo la virgola (binaria) vengono moltiplicate per potenze negative e crescenti di 2. Ad esempio:

$$[101.1101]_2 = \left[5.\left(\frac{1}{2} + \frac{1}{4} + \frac{0}{8} + \frac{1}{16}\right)\right]_{10}.$$

Per la conversione si utilizza lo stesso metodo di prima, ma questa volta si parte dalle potenze minori (e come possiamo notare dall'esempio non abbiamo  $2^0 = 1$  perché non avrebbe senso). Prendiamo 0.8125:

```
\begin{array}{lll} 2^{-1} = 1/2 < 0.8125 & 1 & 0.8125 - 0.5000 = 0.3125 \\ 2^{-2} = 1/4 < 0.3125 & 1 & 0.3125 - 0.2500 = 0.0625 \\ 2^{-3} = 1/8 > 0.0625 & 0 & 0.0625 - 0.0000 = 0.0625 \\ 2^{-4} = 1/16 = 0.0625 & 1 & 0.0625 - 0.0625 = 0. \end{array}
```

Il numero cercato è quindi 0.1101.

#### 7.2.3 Codifica di numeri binari in un computer

I computer moderni hanno generalmente 32 o 64 bit (transistor). Il numero maggiore esprimibile con questo numero di bit è N=2147483647, che in alcuni situazioni potrebbe non essere sufficiente. Si fa dunque uso di una rappresentazione che divide il numero in due parti, la parte caratteristica e la parte frazionaria. Questa rappresentazione (detta "floating point") è l'analogo della rappresentazione esponenziale nel sistema binario: se un numero decimale è scritto

$$N_D = F_D 10^{C_D},$$

allora per la sua conversione in binario dobbiamo convertire in binario la parte frazionaria  $F_D$  e passare in esadecimale (base 16) per la parte caratteristica ( $10^{C_D} \rightarrow 16^{C_H}$ ); a questo punto sommiamo 64 a  $C_H$  per poter ottenere numeri molto grandi o molto piccoli. In un sistema IBM/370 ad esempio si usavano 7 bit per la parte caratteristica e 24 per la frazionaria, di cui il primo bit è adoperato per il segno. Come nel caso decimale questa rappresentazione non consente un estrema precisione, quindi se fosse necessaria una maggiore precisione si fa uso di 2 parole (una parola è una composizione di bit) o anche 4 parole. Un byte è formato da 8 bit quindi un numero di singola precisione sono 4 bytes, una precisione doppia sono 8 bytes e una precisione estesa sono 16 bytes.

### 7.3 Porte logiche

L'informazione elementare alla base del funzionamento di un qualsiasi sistema digitale è il bit. Il bit può acquistare due valori: 1 e 0 (o True and False); al quale sono associati diversi valori di tensione (tipicamente 5 e 0). Questo funzionamento è detto logica positiva, se invece per il valore alto della tensione avessimo 0 e per quello basso 1, allora staremmo lavorando con logica negativa.

Se il bit di un sistema digitale è la variabile, allora a partire da essi possiamo costruire delle funzioni logiche che avranno anche loro in uscita i valori 1 e 0.

La più semplice delle funzioni logiche è il NOT, questa funzione ad un ingresso inverte la variabile in ingresso. Il simbolo per indicare la negazione è

$$NOT(A) = \overline{A}$$
,

mentre il simbolo elettronico è

$$\overline{\mathbb{A}}$$

Ad ogni funzione viene associata una tabella, detta "tabella della verità", che associa ai vari input possibili l'output della funzione. La tabella delle verità nel caso della funzione NOT è

| A | $Y = \overline{A}$ |
|---|--------------------|
| 0 | 1                  |
| 1 | 0                  |

Passiamo a funzioni a più ingressi, la prima che guardiamo è la funzione OR, indicata aritmeticamente dal simbolo "+" e nel circuito da



La sua tabella logica è invece

| A | В | Y = A + B |
|---|---|-----------|
| 0 | 0 | 0         |
| 0 | 1 | 1         |
| 1 | 0 | 1         |
| 1 | 1 | 1         |

La funzione AND è indicata aritmeticamente da "." e nel circuito da



La sua tabella delle verità è

| Α | В | $Y = A \cdot B$ |
|---|---|-----------------|
| 0 | 0 | 0               |
| 0 | 1 | 0               |
| 1 | 0 | 0               |
| 1 | 1 | 1               |

Porte OR e AND a più ingressi sono possibili, nel caso di OR l'output è sempre 1 a meno che non si abbia tutti gli ingressi 0, nel caso di AND abbiamo sempre 0 a meno che tutti gli input non siano 1.

Un circuito AND seguito da un NOT ci da un NAND (NOT-AND), il cui simbolo aritmetico è  $\overline{A \cdot B}$ , mentre quello circuitale è



La tabella delle verità è invece

| A | В | $Y = \overline{A \cdot B}$ |
|---|---|----------------------------|
| 0 | 0 | 1                          |
| 0 | 1 | 1                          |
| 1 | 0 | 1                          |
| 1 | 1 | 0                          |

Un OR seguito da un NOT realizza un NOR (NOT·OR), il cui simbolo aritmetico è  $Y = \overline{A + B}$  e quello circuitale è



La tabella delle verità è invece

| A | В | $Y = \overline{A + B}$ |
|---|---|------------------------|
| 0 | 0 | 1                      |
| 0 | 1 | 0                      |
| 1 | 0 | 0                      |
| 1 | 1 | 0                      |

Per ultimo (ne esistono tanti altri ma elenchiamo solo questi) citiamo la porta Exclusive OR scritta XOR il cui simbolo aritmetico è  $\oplus$  e il simbolo circuitale è



La tabella delle verità è quella del OR ma essendo esclusivo è falsa quando si ha due True in ingresso.

È possibile acquistare integrati che hanno varie porte al loro interno, in generale le ultime due cifre del codice dell integrator indicano il numero e il tipo di porte, ecco alcuni esempi:

| Dispositivo | Funzione               |  |
|-------------|------------------------|--|
| 00          | Quad2input NAND        |  |
| 02          | Quad2input NOR         |  |
| 04          | Hex (6 in un chip) NOT |  |
| 08          | Quad2input AND         |  |
| 10          | Triple3input NAND      |  |
| 20          | Dual4input NAND        |  |
| 27          | Triple2input NOR       |  |
| 30          | 8input NAND            |  |
| 32          | Quad2input OR          |  |
| 86          | Quad exclusive OR      |  |
| 135         | Quad exclusive OR/NOR  |  |
| 136         | Quad exclusive OR      |  |

#### 7.3.1 Caratteristiche delle porte logiche

Fin ora abbiamo parlato di porte ideali, facciamo ora delle precisazioni. Prendiamo per esempio il caso della porta NOT con tecnologia TTL (Transistor-Transistor Logic). Se inviamo un segnale alto (circa 5 V) avremo in uscita un segnale basso (circa 0V), la transizione da un segnale all'altro non è però istantanea, e avremo un tempo di discesa (e nel caso opposto un tempo di salita). Questo ritardo è detto propagation delay. Indichiamo questi ritardi come  $tp_{\rm HL}$  e  $tp_{\rm LH}$ .

Un'altra caratteristica importante è il fan-out: il fan-out di una porta logica è il numero di porte logiche che possono essere collegate alla sua uscita. Idealmente si vorrebbe poter inserire un numero infinito di porte logiche ad un uscita, ma in pratica una porta logica ha una certa impedenza, dunque aggiungere troppe porte logiche potrebbe impedire che venga raggiunta la soglia necessaria per passare ai livelli alti della porta logica. La misura del Fan-out è la seguente

Fan-Out = 
$$\frac{I_{\text{out}}}{I_{\text{in}}}$$
.

Infine definiamo il noise margin come quella misura di tensione per cui una porta logica eccede la soglia per il passaggio a 0 ed a 1. Abbiamo quindi due soglie:

$$N_{\rm MH} \equiv V_{\rm OH} - V_{\rm IH}$$
 
$$N_{\rm ML} \equiv V_{\rm IL} - V_{\rm OL}.$$



#### 7.3.2 Famiglie di porte logiche

Esistono principalmente cinque famiglie di porte logiche:

- RTL: Resistor transistor logic;
- DTL: Diod transistor logic;
- TTL: Transistor transistor logic;
- ECL: Emitter coupled logic;
- CMOS: Complementary Metal-Oxide-Semiconductor logic.

Le RTL e le DTL sono ormai obsolete, noi useremo le TTL.

| Parametri                                | Logiche |                 |            |             |        |       |                          |  |
|------------------------------------------|---------|-----------------|------------|-------------|--------|-------|--------------------------|--|
| 1 aranietri                              | RTL     | DTL             | HTL        | TTL         | ECL    | MOS   | CMOS                     |  |
| Porta di base                            | NOR     | NAND            | NAND       | NAND        | OR-NOR | NAND  | NOR O NAND               |  |
| Fan-out                                  | 5       | 8               | 10         | 10          | 25     | 20    | >50                      |  |
| Potenza dissipata da una sola porta (mW) | 12      | 8               | 55         | 10          | 40     | 1     | 0,01 statico (1 a 1 MHz) |  |
| Immunità al rumore                       | media   | buona           | eccellente | molto buona | buona  | media | molto buona              |  |
| Ritardo di propagazione per porta (ns)   | 12      | 30              | 90         | 10          | 2      | 100   | 50                       |  |
| Frequenza di funzionamento (MHz)         | 8       | 12              | 4          | 15          | 60     | 2     | 10                       |  |
| Numero di funzioni                       | alto    | abbastanza alto | medio      | molto alto  | alto   | basso | molto alto               |  |

Nonostante ECL sia la più veloce e CMOS quella che consuma di meno, TTL è la più comune per i bassi costi.

### Porta NOT TTL nel dettagio

#### Algebra di Boole 7.5

#### Identità Booleane 7.5.1

A partire da due o più variabili logiche A, B e C è possibile costruire espressioni logiche di varia complessità. Queste possono essere semplificate dalle regole dell'algebra di Boole, elenchiamo le più usate:

1. 
$$A+B+C=(A+B)+C=A+(B+C)$$
 (proprietà associativa)  
2.  $A\cdot B\cdot C=(A\cdot B)\cdot C=A\cdot (B\cdot C)$  (proprietà associativa)  
3.  $A+B=B+A$  (proprietà commutativa)  
4.  $A\cdot B=B\cdot A$  (identità)  
5.  $A+A=A$  (identità)  
6.  $A\cdot A=A$  (identità)  
7.  $A+1=1$   
8.  $A+0=A$  (identità)  
7.  $A+1=A$  (identità)  
11.  $A\cdot (B+C)=A\cdot B+A\cdot C$  (proprietà distributiva)  
12.  $A+(A\cdot B)=A$  (ridondanza)  
13.  $A\cdot (A+B)=A$  (ridondanza)  
14.  $A+(B\cdot C)=(A+B)\cdot (A+C)$   
15.  $\overline{A}=A$   
16.  $A\cdot \overline{A}=0$   
17.  $A+\overline{A}=1$   
18.  $A+(\overline{A}\cdot B)=A+B$   
19.  $A\cdot (\overline{A}+B)=A\cdot B$ 

Utilizzando le identità Booleane è possibile costruire la stessa porta in vari diversi modi, ad esempio per costruire la porta XOR, possiamo usare i seguenti 4 metodi<sup>1</sup>:

1.

 $A \oplus B = \overline{A} \cdot B + A \cdot \overline{B}$ 



<sup>&</sup>lt;sup>1</sup>Quando si costruisce un espressione logica da una tabella delle verità possiamo vedere il "⋅" come intersezione e il "+" come unione. Ad esempio 1) è trovata pensando: abbiamo due casi per cui Y = 1, il primo è vero se  $\overline{A} \cdot \overline{B}$ , il secondo se  $A \cdot \overline{B}$ , usando "+" uniamo le due condizioni; per la 3) invece il ragionamento è il seguente: abbiamo Y=1 se è vera A+B contemporaneamente a  $\overline{A}+\overline{B}$ . Tutto questo non servirà più nel momento in cui studieremo le mappe di Karnaugh.

2.

$$A \oplus B = (A + B) \cdot (\overline{A \cdot B})$$



3.

$$A \oplus B = (A + B) \cdot (\overline{A} + \overline{B})$$



4.

$$A \oplus B = \overline{\overline{A} \cdot \overline{B} + A \cdot B}$$



### 7.6 Leggi di De Morgan

L'equivalenza delle quattro diverse implementazioni della funzione XOR può essere facilmente dimostrata facendo uso delle leggi di De Morgan:

$$\overline{A \cdot B \cdot C \cdots} = \overline{A} + \overline{B} + \overline{C} + \cdots$$
;

•

$$\overline{A+B+C+\cdots} = \overline{A} \cdot \overline{B} \cdot \overline{C} \cdots$$

Facendo uso dell'algebra di Boole e delle leggi di De Morgan è possibile semplificare proposizioni logiche complesse.

# 7.7 Forme standard di funzioni logiche

Esistono due diverse forme standard per le funzioni logiche: la somma di prodotti ed il prodotto di somme. Un esempio somma di prodotti (prima forma canonica) è

$$L = \overline{X}Y\overline{Z} + \overline{X}YZ + X\overline{YZ} + XY\overline{Z} + XYZ,$$

la somma di Minterm<sup>2</sup>. Possiamo riscrivere l'espressione come prodotto di somme (seconda forma canonica)

$$L = (X + Y + Z)(X + Y + \overline{Z})(\overline{X}Y\overline{Z}),$$

ogni termine di questa espressione è chiamato maxterm<sup>3</sup>.

Si dice che un prodotto di somme o una somma di prodotti è in forma estesa se ciascun termine della somma contiene tutte le variabili (come nei nostri esempi).

<sup>&</sup>lt;sup>2</sup>Minterm: prendere una tabella delle verità dove vero e usa "·" tra le variabili negando quelle negative; ad esempio (A = 0, B = 1 C = 0) | (Y = 1) →  $\overline{A} \cdot B \cdot \overline{C}$ .

<sup>&</sup>lt;sup>3</sup>Maxterm: prendere una tabella delle verità dove falsa e usa "+" tra le variabili negando quelle positive; ad esempio (A = 1, B = 0 C = 0) | (Y = 0)  $\rightarrow \overline{A} + B + C$ .

## 7.8 Mappe di Karnaugh

Nel progettare un circuito che abbia una certa funzione logica possiamo avere vari modi in cui posizionare le varie porte logiche, tuttavia non è detto che quella che troveremo sia la migliore. Usare meno porte logiche porta ad una minimizzazione del costo, della compattezza e della velocità del nostro circuito.

Il metodo delle mappe di Karnaugh ci permette di costruire il circuito più compatto possibile (e quindi la funzione logica più corta) sotto forma di prodotto di somme (sempre convertibile in somma di prodotti), a partire dalla tabella di verità. Il metodo consiste nel convertire la tabella di verità in una tabella a due ingressi (come la tabella pitagorica). Nel momento in cui abbiamo due 1 adiacenti possiamo riunirli e questi saranno sempre funzione di uno solo dei due ingressi. Ad esempio, la funzione

$$Y = \overline{A} \cdot \overline{B} + A \cdot \overline{B} + A \cdot B$$

viene scritta come



Osserviamo che abbiamo due 1 che sono solo in funzione di B (infatti che A sia vero o falso non cambia nulla) ed essendo in quella riga B=0 allora dovremo avere  $\overline{B}$ ; abbiamo poi due 1 adiacenti in funzione di A, dove A=1, quindi la funzione logica è A; semplificata la funzione logica si sommano (funzione or) tutti gli 1 e troviamo

$$Y = A + \overline{B}$$

Anche se non era presente in questo caso, la dipendenza da due variabili è scritta come prodotto (funzione AND).

Vediamo un secondo esempio a 4 variabili. Sia la funzione cercata

$$Y = \overline{A} \cdot \overline{B} \cdot \overline{C} \cdot \overline{D} + A \cdot B \cdot \overline{C} \cdot \overline{D} + A \cdot B \cdot \overline{C} \cdot D + \overline{A} \cdot \overline{B} \cdot \overline{C} \cdot D + \overline{A} \cdot B \cdot \overline{C} \cdot \overline{D} + \overline{A} \cdot B \cdot C \cdot \overline{D} + A \cdot B \cdot C \cdot \overline{D} + A \cdot B \cdot C \cdot D.$$

quello che faremo è scrivere la mappa di Karnaugh, ma avendo 4 variabili dovremmo metterne due per asse e mettere tutte le combinazioni di quelle due variabili sull'asse; inoltre estenderemo la mappa nel senso che prenderemo delle sue copie da scrivere adiacentemente a quella originale in tutte e quattro le direzioni, questo perché può capitare per esempio che ci sia un 1 all'ultima riga e un 1 alla prima, questi due 1 sono da contare come adiacenti.



Le regole sono le stesse di prima ma estese a 4 variabili quindi: per la dipendenza da una sola variabile, anziché una colonna o riga di due variabili avremo un rettangolo di 8; per la dipendenza da due avremo 4 celle adiacenti (in linea o quadrato); per la dipendenza da da 3 variabili dobbiamo avere due celle adiacenti e per la dipendenza da quattro variabili dobbiamo avere una cella isolata.

# 7.9 Don't care e display a sette segmenti

Immaginiamo di volere programmare un display a sette segmenti



Scriviamo la tabella delle verità

| n | $b_3$ | $b_2$ | $b_1$ | $b_0$ | a | b | c | d | e | f | g |
|---|-------|-------|-------|-------|---|---|---|---|---|---|---|
| 0 | 0     | 0     | 0     | 0     | 1 | 1 | 1 | 1 | 1 | 1 | 0 |
| 1 | 0     | 0     | 0     | 1     | 0 | 1 | 0 | 0 | 1 | 0 | 0 |
| 2 | 0     | 0     | 1     | 0     | 1 | 1 | 0 | 1 | 1 | 0 | 1 |
| 3 | 0     | 0     | 1     | 1     | 1 | 1 | 1 | 1 | 0 | 0 | 1 |
| 4 | 0     | 1     | 0     | 0     | 0 | 1 | 1 | 0 | 0 | 1 | 1 |
| 5 | 0     | 1     | 0     | 1     | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
| 6 | 0     | 1     | 1     | 0     | 1 | 0 | 1 | 1 | 1 | 1 | 1 |
| 7 | 0     | 1     | 1     | 1     | 1 | 1 | 1 | 0 | 0 | 0 | 0 |
| 8 | 1     | 0     | 0     | 0     | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
| 9 | 1     | 0     | 0     | 1     | 1 | 1 | 1 | 1 | 0 | 1 | 1 |

Le combinazioni di variabili non scritte sono Don't care e si segnano come X nella tabella delle verità e nella mappa di Karnaugh. Possiamo considerarle 0 o 1 in base a cosa ci semplifica di più il lavoro (minor numero di porte, costo, velocità, efficenza...).

### 7.9.1 Il codice Gray

Benché il sistema numerico di cui abbiamo parlato finora è detto binario, esistono altri sistemi che fanno uso di due soli numeri, uno di questi è il codice Gray. Questo codice parte come quello binario,  $0 \to 0$  e  $1 \to 1$ , ma la sua peculiarità è che per passare al numero successivo cambia sempre un solo bit, quello meno significativo. Questa caratteristica è un indubbio vantaggio in elettronica dove i tempi di commutazione degli elementi che memorizzano i diversi bit possono differire leggermente. Osservando il seguente esempio è facilmente intuibile come si costruisce il codice:

 $\begin{array}{cccc} 0000 & \to & 0 \\ 0001 & \to & 1 \\ 0011 & \to & 2 \\ 0010 & \to & 3 \\ 0110 & \to & 4 \\ 0111 & \to & 5 \\ 0101 & \to & 6 \\ 0100 & \to & 7. \\ \end{array}$ 

Possiamo realizzare un convertitore Gray-Binario in modo facile, consideriamo  $b_0$ ,  $b_1$ ,  $b_2$  come input e  $g_2$ ,  $g_1$   $g_0$ 

| $b_2$ | $b_1$ | $b_0$ | $g_2$ | $g_1$ | $g_0$ |
|-------|-------|-------|-------|-------|-------|
| 0     | 0     | 0     | 0     | 0     | 0     |
| 0     | 0     | 1     | 0     | 0     | 1     |
| 0     | 1     | 0     | 0     | 1     | 1     |
|       |       |       |       |       |       |
| •     | •     |       |       |       |       |
|       |       |       |       |       |       |

# 7.10 Operazioni aritmetiche

#### 7.10.1 Half-Adder

Proviamo a scrivere una tabella delle verità a due ingressi dove S è la somma dei due input e C è il riporto:

| а | b | S | С |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |

Osserviamo che S coincide con XOR e che C coincide con AND, dunque è possibile effettuare la somma di due numeri binari usando un circuito formato di una porta XOR e una AND. Questo metodo è efficace per numeri fino a 1+1=2, noi vogliamo generalizzare il processo per tutti i numeri. Dati quindi due numeri

$$\underline{a} = a_{n-1}a_{n-2}\cdots a_3a_2a_1a_0;$$
  
 $\underline{b} = b_{n-1}b_{n-2}\cdots b_3b_2b_1b_0,$ 

dove  $a_i$  e  $b_i$  sono le cifre binarie. Possiamo sommare il bit (la cifra) i-esima dei due numeri tramite un circuito che calcoli lo XOR e l'AND di  $a_i$  e  $b_i$ , questo circuito si chiama "semisommatore" o "Half Adder".



#### 7.10.2 Full-Adder

Per effettuare la somma dei numeri  $\underline{a}$  e  $\underline{b}$ , occorrerà sommare ai bit  $a_i$  e  $b_i$  il riporto  $R_{i-1}$ . Il circuito risultante (Full Adder) è relativamente semplice e riportiamo direttamente la sua costruzione



osserviamo che  $c_1$  e  $c_2$  non sono mai entrambi 1. Per creare un sommatore a n bit è sufficiente collegare i carry out



#### 7.10.3 Rappresentazione dei numeri negativi

Per rappresentare un numero negativo è sufficiente adottare la seguente strategia.

Se il primo bit è 0 abbiamo un numero positivo, altrimenti un numero negativo. Quando abbiamo un numero negativo si va a complementare il suo valore assoluto. Ad esempio se 0111=+7, allora 1000=-7. Con n bit possiamo scrivere al massimo  $2^{n-1}-1$  numero positivi e  $2^{n-1}$  numeri negativi (questo perché 0000=0 complementato è 1111 che va ad occupare il più alto numero negativo, -8 per 4 bit).

#### 7.10.4 Sommatore e sottrattore

Anche in questo caso andiamo direttamente alla costruzione del circuito essendo questo molto semplice usando i precedenti circuiti.

Prendiamo un sommatore a n bit e facciamo entrare S=0 (M in figura) se somma, S=1 se sottrazione. In uscita da V avremo l'overflow, se V=0 il risultato è corretto e non abbiamo overflow, se V=1 allora abbiamo usato troppi bit per il nostro calcolatore.



### 7.11 Comparatori digitali

Supponiamo di voler comparare due semplici bit A e B. Abbiamo le seguenti possibili combinazioni

| A | В | Test  | Y                                 |
|---|---|-------|-----------------------------------|
| 0 | 0 | A = B | $\overline{A} \cdot \overline{B}$ |
| 0 | 1 | A < B | $\overline{A} \cdot B$            |
| 1 | 0 | A > B | $A \cdot \overline{B}$            |
| 1 | 1 | A = B | $A \cdot B$                       |

L'uguaglianza A = B è definita da:

$$Y = A \cdot B + \overline{A} \cdot \overline{B} = \overline{A \cdot \overline{B} + B \cdot \overline{A}}$$

In definitiva abbiamo la situazione in tabella:

| A > B | $Y = A \cdot \overline{B} = 1$                                            |
|-------|---------------------------------------------------------------------------|
| A < B | $Y = B \cdot \overline{A} = 1$                                            |
| A = B | $E \equiv Y = \overline{A \cdot \overline{B} + B \cdot \overline{A}} = 1$ |

attuabile con il seguente circuito.



#### 7.12 Parità di un numero binario

Definiamo la parità come la somma di singoli bit, ad esempio: la parola 1101 ha 3 bit veri e quindi è dispari, la parola 1001 ha due bit veri ed è quindi pari. Questo concetto è utile per vedere se abbiamo avuto glitch

56

e problemi (causati dal rumore presente sulle linee di trasmissione) che hanno modificato un bit. Infatti, ammettendo che la probabilità che ciò capiti sia molto bassa e che quindi la probabilità che siano addirittura due i bit a cambiare sia trascurabile, se una parola passa da essere dispari a pari o viceversa, allora abbiamo avuto un glitch.

Quello che possiamo fare per verificare la presenza di errori è aggiungere un bit vero se abbiamo di fronte una parola dispari e uno falso se abbiamo una parola pari. In questo modo avremo sempre numeri pari e la presenza di un numero dispari indicherà un errore. Osservando la tabella delle verità per due parole ad un bit ci accorgiamo che tale operazione è effettuata da un semplice circuito XOR.

| A | В | parità del numero | bit da aggiungere |
|---|---|-------------------|-------------------|
| 0 | 0 | pari              | 0                 |
| 0 | 1 | dispari           | 1                 |
| 1 | 0 | dispari           | 1                 |
| 1 | 1 | pari              | 0                 |

Se abbiamo una parola a quattro bit, possiamo definire la parità della coppia AB, quella di CD e infine la parità complessiva.



# Capitolo 8

# Logica sequenziale

La logica sequenziale nella teoria dei circuiti digitali è l'insieme di regole e implementazioni di circuiti che si basano sugli eventi attuali e passati degli stati logici e delle transizioni per determinare gli stati logici attuali. Il primo esempio di logica sequenziale è un orologio digitale la cui uscita dipende dal precedente stato (11:58→11:59).

#### 8.1 Latch

#### 8.1.1 Latch con NOR



Lo stato [0,1] è chiamato Reset, mentre [0,1] è il Set. l'ingresso [1,1] in S e R non è consentita perché lo stato successivo dipenderebbe dai ritardi  $\delta t$  delle porte: si andrebbe in oscillazione se  $\Delta t_1 = \Delta t_2$  e si manterrebbe fisso uno stato se  $\Delta t_1 < \Delta t_2$ . LO stato di HOLD lascia invariato lo stato di Q

#### Funzione caratteristica

Ora linearizziamo il circuito e studiamo dato uno stato Q al tempo t, quale sarà lo stato successivo



Vogliamo un equazione che caratterizzi l'andamento temporale di Q (l'equazione caratteristica), pariamo dalla scrittura della tabella delle verità

| S | R | Q(T) | $Q(t+\Delta t)$ |
|---|---|------|-----------------|
| 0 | 0 | 0    | 0               |
|   | U | 1    | 1               |
| 0 | 1 | 0    | 0               |
| U | 1 | 1    | 0               |
| 1 | 0 | 0    | 1               |
| 1 | U | 1    | 1               |
| 1 | 1 | 0    | X               |
| 1 |   | 1    | X               |

da cui ci scriviamo una mappa di Karnaugh:

| Q(T) S R | 00 | 01 | 11 | 10 |
|----------|----|----|----|----|
| 0        | 0  | 0  | X  | 1  |
| 1        | 1) | 0  | X  | 1  |

Il risultato è l'equazione caratteristica dei Latch SR:

$$Q(t + \Delta t) = S + \overline{R}Q(t)$$
.

Da ora in poi ragioneremo in termini di questa facendo le dovute sostituzioni.

#### 8.1.2 Latch con NAND

Abbiamo sempre un Latch ma questa volta con porte NAND



Osserviamo che abbiamo la stessa tabella delle verità di prima

#### Latch SR con ENABLE

Inseriamo adesso un segnale ENABLE. Come si può suppore dal nome, questo segnale abilita o meno il Latch.



dove ' indica la negazione e in uscita dalle prime due NAND abbiamo  $\overline{S_1}$  e  $\overline{R_1}$ .

$$\begin{cases} Q(t + \Delta t) = \overline{S}_1 + \overline{\overline{R_1}}Q(t) \\ S_1 = \overline{S \cdot E} \\ R_1 = \overline{R \cdot E} \end{cases} \Rightarrow Q(t + \Delta t) = S \cdot E + \overline{R \cdot E} Q(t).$$

Segue:

$$\begin{split} Q(t+\Delta t)|_{E=0} &= Q(t) = \text{HOLD}; \\ Q(t+\Delta t)|_{E=1} &= S + \overline{R} \; Q(t). \end{split}$$

#### 8.1.3 Latch di tipo D

La necessità di questo Latch nasce dalla richiesta di eliminare lo stato proibito. È sufficiente mettere un NOT tra R e S per avere sempre  $R = \overline{S}$  ed eliminare gli stati [0,0] (HOLD) e [1,1] proibito.



$$\begin{cases} S = \overline{D \cdot E} \\ R = \overline{\overline{D} \cdot E} \\ Q(t + \Delta t) = \overline{S} + \overline{\overline{R}}Q(t) \end{cases} \Rightarrow Q(t + \Delta t) = D \cdot E + \overline{\overline{D} \cdot E} \ Q(t) = D \cdot E + D \ Q(t) + \overline{E} \ Q(t)$$

$$Q(t + \Delta t)|_{E=0} = D \ Q(t) + Q(t) = Q(t) = HOLD$$

$$Q(t + \Delta t)|_{E=1} = D + DQ(t) = D$$

### 8.2 Flip-Flop

#### 8.2.1 Master slave



Ogni scatola è un Latch SR. Se E=1 il Master è attivo e lo Slave è in HOLD, questo significa che S e R comandano su P e  $\overline{P}$ . Nel momento in cui E passa  $1 \to 0$ , allora il dato di SR viene trasferito a Q e  $\overline{Q}$ . Questa configurazione ha tuttavia un problema, se un glitch porta S=R=1, allora questo stato rimane tale anche al cambiare del fronte d'onda (glitch di 1's catchong). La soluzione è banale, dobbiamo usare Latch D.

Il circuito appena visto era un Flip FLop di tipo SR, la differenza da un Latch è che questi sono sensibili al fronte (di salita o di discesa) d'onda, mentre i Latch sono sensibili al livello.



Flip Flop Sensibile al fronte di salita



Flip Flop Sensibile al fronte di discesa

#### 8.2.2 FF JK

Introduciamo ora una categoria di Flip Flop molto utilizzata, i JK. Questi Flip Flop eliminano lo stato proibito dei Jk sostituendogli lo stato di TOGGLE, ovvero se lo stato precedente era [01], il successivo sarà [10] e così via.



Osserviamo che possiamo semplificare tutta la struttura del master slave con un SR Flip Flop. Abbiamo

$$\begin{cases} Q(t + \Delta t) = S + \overline{R}Q(t) \\ S = J \cdot \overline{Q(t)} \\ R = K \cdot Q(t) \end{cases} \Rightarrow Q(t + \Delta t) = J - \overline{Q(t)} + \overline{K} \cdot Q(t)$$

La tabella delle verità è

#### 8.2.3 FF Edge triggered

#### 8.2.4 FF D

# 8.3 Shift-Register

Gli shift-register (registri a scorrimento), sono catene di FF usate per memorizzare "stringhe" di dati. Vediamo un primo esempio.



Applichiamo in ingresso un segnale  $D_0$  (che ammettiamo sia alto e che sia alto anche il Preset), gli FF sono di tipo D, quindi all'arrivo del segnale di Clock questo segnale si sposterà a  $D_1$ , il segnale in ingresso al secondo FF. All'arrivo dei successivi segnali di Clock il segnale si sposterà da un FF all'altro. Supponendo di

aver applicato a  $D_0$  una serie di segnali 1001, dopo quattro clock avremo in uscita  $Q_0 - Q_3$  i segnali 1001, questo tipo di conversione si chiama seriale-parallelo (o serial in-parallel out). Possiamo fare una conversione parallelo-seriale usando lo stesso metodo.



#### Alcuni utilizzi comuni includono:

- Sistemi di comunicazione: Gli shift register possono essere utilizzati per la trasmissione e la ricezione di dati in forma seriale su canali di comunicazione;
- Conversione dati: Possono essere impiegati per convertire dati seriali in dati paralleli, e viceversa, consentendo l'interfacciamento tra dispositivi con diverse modalità di trasmissione dati;
- Generazione di sequenze: Gli shift register possono essere utilizzati per generare sequenze di dati, come sequenze pseudocasuali, utili in applicazioni come il testing dei circuiti;
- Controllo del display: Possono essere impiegati per controllare la visualizzazione dei dati su display a sette segmenti o matrici LED, consentendo la rappresentazione di numeri, caratteri o immagini;
- Memoria temporanea: Possono essere utilizzati come memoria temporanea per l'elaborazione dei dati in vari tipi di applicazioni, come elaborazione digitale del segnale (DSP) e sistemi di filtraggio.

Vediamo ora alcune misure importante specifiche di ogni FF, visualizzabili sul datasheet:

- Tempo di set-up  $(T_S)$ : Il periodo di tempo necessario per stabilizzare il dato  $D_0$  prima del segnale di clock;
- Tempo di hold  $(T_H)$ : Il periodo di tempo durante il quale i dati in ingresso devono essere mantenuti stabili dopo il fronte di salita del segnale di clock;
- Tempo di propagazione ( $T_P$ ): Il periodo di tempo tra il fronte di clock e il trasferimento in uscita di  $D_0$ ;
- Skew time ( $T_{\rm skew}$ ): Il ritardo relativo tra i segnali di clock di diverse fasi all'interno di uno shift register (in uno shift register, ogni stadio viene sincronizzato da un segnale di clock; tuttavia, a causa di variazioni nel circuito o nelle linee di clock, potrebbe verificarsi uno sfasamento temporale tra i segnali di clock che raggiungono i vari stadi).

Dalle definizioni si possono intuire alcune regole generali:

$$\begin{split} T_P > T_H; \\ T_{\text{clk}} > T_P + T_S; \\ T_{\text{skew}} < T_H; \\ T_{\text{clk}} > T_P + T_S + T_{\text{skew}} \,. \end{split}$$

# 8.4 Applicazioni di FF e SR

#### 8.4.1 Generazione di sequenze

Supponiamo di avere un SR composto da quattro FF e colleghiamo l'uscita dell'ultimo FF al set del primo.



Supponiamo di caricare (0001) sugli FF, avremo generato una sequenza che si muove a ritmo di clock tra i FF.

#### 8.4.2 Johnson Counter

Il Johnson Counter è un generatore di sequenze che raddoppia la lunghezza della sequenza (ma dato il numero di Shift-Register il numero di frequenze possibili rimane lo stesso del caso precedente). La costruzione è identica al generatore di frequenza ma con un NOT che collega l'ultimo SR al primo.

# 8.5 Generazione di sequenze pseudocasuali

Questo generatore genera la sequenza più lunga possibile per il minimo numero di FF. Per realizzarlo è sufficiente collegare l'ultimo e il penultimo FF al primo tramite una porta XOR. Come nel precedente caso la frequenza è più lunga ma sono disponibili tante opzioni quanto il numero di FF.

#### 8.5.1 Contatori asincroni (ripple counter)

I FF possono essere usati per realizzare contatori. Prendiamo come esempio quattro FF di tipo JK (questi sono edge triggered, ovvero il bit del FF viene passato quando l'impulso di clock finisce). Supponiamo di avere J, k a 1. I quattro FF effettueranno quella che è chiamata funzione TOGGLE, ovvero cambieranno stato ad ogni impulso di Clock.



Osserviamo che il Clock di ogni FF corrisponde all'uscita del precedente FF (ad esclusione del primo che ha un clock esterno), questo comporta le seguenti uscite.



Osserviamo l'immagine e ragioniamo in termini di impulso di Clock. Per FF la frequenza in uscita è la metà della precedente, inoltre se la sequenza iniziale è [0000] seguiranno [0001], [0010], [0011]... Osserviamo che il circuito sta contando gli impulsi di clock. Dopo il 15-esimo il conteggio si azzererà.

Collegando l'uscita  $\overline{Q}$  al clock del successivo FF (al posto di Q), otteremo un contatore che conta al contrario. Vediamo anche che abbiamo realizzato allo stesso tempo un divisore di frequenza.

#### 8.6 Contatori sincroni

I contatori esaminati fino qui sono detti asincroni perché affinché avvenga la transizione di un FF abbiamo bisogno che avvenga prima la transizione del FF precedente (l'uscita di un FF fa da clock al successivo FF). Tutto questo comporta dei grossi ritardi, infatti in un contatore asincrono

$$T_{\rm clock} > nT_P + T_S$$
.

Per ridurre i tempi di propagazione conviene utilizzare il clock in modo sincronizzato per tutti gli FF.

#### 8.6.1 Carry in serie

Un modo di implementare questa idea in un contatore è il seguente.



Vediamo che l'ingresso del primo FF è J=k=1 e quindi cambia stato al segnale di clock, del secondo J=K=A e quindi cambia stato al segnale di clock quando A=1, il terzo clock commuta se A=B=1, il quarto se A=B=C=1. Ci accorgiamo facilmente che lo stato ad ogni impulso di clock sarà:[0000],[0001],[0010],[0011]... Come prima dopo il quindicesimo impulso di clock lo stato tornerà [0000]. Questa volta però abbiamo un ritardo  $\tau$  (tempo di propagazione) complessivo ad ogni impulso di clock, perché le transizioni avvengono in simultanea; considerando anche il tempo di propagazione  $\tau'$  della porta AND avremo che

$$T_{\rm clock} > \tau + \tau'$$
.

Questo circuito è detto avere carry in serie perché ad ogni clock è il riporto a far cambiare stato al FF successivo.

#### 8.6.2 Carry in parallelo

Se volessimo ottimizzare ancora di più i tempi di propagazione potremmo progettare un circuito dove lo stato cambi con una frequenza di  $2^0$  per il primo FF,  $2^1$  per il secondo  $2^2$  per il terzo e così via, indipendentemente dal riporto del precedente FF, dobbiamo progettare un Contatore sincrono con carry in parallelo. Un possibile circuito è il seguente.



In questo caso abbiamo Load e Clear asincroni e impostati a 0. per contare oltre i 4 bit dobbiamo mettere in serie più contatori in parallelo collegati da RCO (Ripple Carry Out).

#### 8.7 Macchine a stati finiti

Il modello delle macchine a stati finiti è un metoto di progettazione di un circuito basato sugli stati richiesti. Abbiamoo due metodi: Moore e Mealy.

#### 8.7.1 Macchina di Moore



Capiamo meglio con il prossimo esempio: Abbiamo un parcheggio controllato da fotocellule (una in entrata e una in uscita), se  $N = N_{\text{MAX}}$  chiudiamo la sbarra.

Siano V gli eventi possibili:

V=00 — non arrivano auto;

V=01 — entra un'auto;

 $V=10 \longrightarrow esce un'auto.$ 

Le possibili uscite sono invece:

[N,0], dove 0 indica la barra su;

 $[N_{\text{MAX}}, 1]$  dove 1 indica la sbarra giù.

Possiamo disegnare un diagramma di stato:



La FSM più facile da costruire è un contatore.

#### Contatore FSM [00,01,10]

Passo 1: Diagrammi di stato



**Passo 2:** Tabella delle verità Ho 3 stati, per contarli bastano 2 Bit:  $Q_0$  e  $Q_1$ 

| $Q_1$ | $Q_0$ | $Q_1^{T}$ | $Q_0^{\scriptscriptstyle	op}$ |
|-------|-------|-----------|-------------------------------|
| 0     | 0     | 0         | 1                             |
| 0     | 1     | 1         | 0                             |
| 1     | 0     | 0         | 0                             |
| 1     | 1     | X         | X                             |

Dove il "+" va ad indicare lo stato successivo.

**Passo 3:** Scelta Hardware Scelto ad esempio un FF di tipo D come hardware, allora  $Q_1^+ = D_1$  e  $Q_0^+ = D_0$ . Segue

$$D_0 = \overline{Q_1} \cdot \overline{Q_0}$$

$$D_1 = \overline{Q_1} \cdot Q_0$$

Passo 4: Costruzione del circuito



Passo 5: Controllare che non ci siano interferenze con i Don't care

Contatore con JK

Circuito lampeggiante con ENABLE

# 8.7.2 Macchina di Mealy

# Capitolo 9

# Logica complessa

#### 9.1 Memorie

L'utilizzo delle memorie è sempre più diffuso nei sistemi digitali. Una memoria è un sistema dove è possibile immagazzinare, per determinati periodi, informazioni digitali. Le memorie possono essere di tipo "sequenziale" (come il nastro magnetico) o di tipo "ad accesso casuale" (come dischi floppy e hard disk). In genere le memorie funzionano attraverso processi di magnetizzazione. Nelle memorie sequenziali è necessario leggere tutta l'informazione fino ad arrivare all'informazione ricercata, in quelle ad accesso casuale possiamo arrivare all'informazione ricercata salvandola in alcuni "indirizzi".

Un computer ha bisogno di memorie temporanee (come le RAM: Random Access Memories) e memorie permanenti (come le ROM: Read Only Memories).

#### 9.1.1 Struttura di una ROM



La struttura di base di una ROM comprende una matrice di celle di memoria, o bit di memoria, organizzate in righe e colonne. Il numero di righe corrisponde al numero n di ingressi e il numero di colonne corrisponde al numero m di uscite; segue che possiamo avere un numero massimo di  $2^n$  combinazioni (o indirizzi) e la dimensione della ROM è  $2^n \times m - \#Bit$ .

Possiamo usare queste combinazioni per creare m funzioni di n variabili simultaneamente. Per fare queste operazioni la ROM è divisa in due parti: Un decodificatore e un codificatore.



Vediamo che  $W_{\text{max}} = 2^n$ . Il codificatore (o encoder) è una matrice di diodi, mentre il decodificatore (o decoder) è un circuito di porte NOT e AND. Un esempio è il seguente.



Vediamo che  $W_{\text{max}} = 2^n$ :

$$W_0 = \overline{n}_2 \cdot \overline{n}_1 \cdot \overline{n}_0$$

$$W_1 = \overline{n}_2 \cdot \overline{n}_1 \cdot n_0$$

$$W_2 = \overline{n}_2 \cdot n_1 \cdot n_0$$

$$\vdots$$

$$W_7 = n_2 \cdot n_1 \cdot n_0$$

Gli incroci che vediamo sono i Bit della ROM, non sono collegamenti (gli unici collegamenti sono i diodi).

## 9.2 PLA: Programmable Logic Array

le PLA possono essere schematizzate come un decodificatore (piano AND) accoppiato ad un codificatore (piano OR).



In una PLA sono diponibili tutte le connessioni quando non programmata, se vogliamo programmarla è sufficiente eliminare i collegamenti non richiesti per svolgere la funzione cercata. Ad esempio se vogliamo:

$$Y_1 = A \oplus B = \overline{A} \cdot B + A \cdot B, \qquad Y_0 = A + B = \overline{A} \cdot B + A \cdot \overline{B + A \cdot B}$$

è sufficiente eliminare tutte le connessioni tranne quelle cercate.

# 9.3 Multiplexer

Supponiamo di volere incanalare su un'unica linea, dati che provengono da N linee diverse. A questo scopo sarà necessario un multiplexer. Un multiplexer prende N dati, questi vengono selezionati attraverso l'indirizzo e poi si ha un'unica uscita.



Prendiamo come esempio il multiplexer in figura. I dati in ingresso sono i vari x, gli indirizzi sono A e B e si ha un'unica porta in uscita. Nel caso in figura abbiamo una porta AND a quattro variabili: i segnali x per inviare un bit sono ovviamente alti, S è l'ingresso di abilitazione Strobe (oppure Enable che serve ad accendere o spegnere il dispositivo) e gli indirizzi A e B hanno A possibili combinazioni che permettono il passaggio del segnale dipendentemente dal fatto che siano veri o falsi (essendo le porte AND a quattro variabili vere solo se tutti e quattro i segnali sono veri, sono presenti anche dei NOT).

Un multiplexer può essere impegnato anche come funzione logica. Le quattro combinazioni (in un multiplexer a 4 ingressi) con Enable acceso sono

| В | Α | S | Y     |
|---|---|---|-------|
| 0 | 0 | 1 | $x_0$ |
| 0 | 1 | 1 | $x_1$ |
| 1 | 0 | 1 | $x_2$ |
| 1 | 1 | 1 | $x_3$ |

possiamo quindi scrivere

$$Y = x_0 \overline{AB} + x_1 A \overline{B} + x_2 \overline{AB} + x_3 AB.$$

Supponiamo ora di volere implementare la seguente logica

$$Y = C\overline{BA} + \overline{CBA} + C\overline{BA} + \overline{CBA},$$

i prime due termini si semplificano  $(C + \overline{C})$  e otteniamo

$$Y = \overline{B}\overline{A} + C\overline{B}A + \overline{C}BA,$$

che confrontato con la funzione logica del multiplexer ci mostra che è sufficiente prendere un multiplexer dove

$$x_0 = 1$$
;  $x_1 = C$ ;  $x_2 = 0$ ;  $x_3 = \overline{C}$ .

# 9.4 Demultiplexer

Il Demultiplexer trasforma n indirizzi in  $2^n$  uscite, ha solo un ingresso.



Dato l'ingresso X e gli indirizzi  $I_0...I_{n-1}$ , abbiamo le  $2^n$  uscite:

$$X \cdot \overline{I}_0 \cdot \dots \cdot \overline{I}_{n-1}$$
  
 $X \cdot I_0 \cdot \dots \cdot \overline{I}_{n-1}$ 

Anche il Demux può essere usato per implementare funzioni, è sufficiente scriverle in prima forma canonica e implementare un OR di  $2^n$  ingressi.

# 9.5 Universal shift register

Come dice il nome abbiamo di fronte un registro, tuttavia questa volta i segnali si possono spostare a destra o a sinistra.



Il trapezio che vediamo è un Demux. Vediamone il funzionamento.

| Funzionalità    | $S_1$ | $S_0$ |
|-----------------|-------|-------|
| SHIFT LEFT      | 0     | 0     |
| SHIFT RIGHT     | 0     | 1     |
| INPUT PARALLELO | 1     | 0     |
| HOLD            | 1     | 1     |

L'input parallelo serve ad inserire i dati nel USR.

# 9.6 Analog Digital conversion

In laboratorio compiamo misure usando l'AD2 che attraverso la basetta preleva misure analogiche e le converte in digitali. Il campionamento avviene ogni intervallo di tempo definito e l'ADC invia un numero binario N al computer. La tensione massima misurata corrisponde a:

$$V_{ADC} = N \Delta V$$

dove  $\Delta V$  è la quantizzazione dell'ADC. L' $N_{\rm MAx}$  corrisponde a  $2^n-1$  dove n è il numero di Bit del converitore (10 Bit per L'AD2). Inoltre

$$\Delta V_{\min} = \frac{\text{intervallo di misura}}{2^n}$$

per l'AD2 abbiamo  $\Delta V_{\rm min} = 5V/1024 \simeq 5mV$ . Inoltre avremo un errore di ±0.5 Bit corrispondente al 0.05% della misura.

# 9.7 Digital Analog conversion

è un dispositivo vge associa un numero n ad una tensione attraverso la quantizzazione  $\Delta V$ :

$$V_{\mathrm{DAC}} = N \cdot \Delta V$$

## 9.8 Realizzazione DAC: DAC a sommatore



Abbiamo un sommatore invertente con

$$V_{\text{out}} = -V_{\text{ref}} \cdot \frac{R}{R_1 / / R_2} = -V_{\text{ref}} R \left( \frac{1}{R_1} + \frac{1}{R_2} \right).$$

Se ora realizzo un sommatore con parallelo di R che dimezzano di volta in volta avrò



Osserviamo che

$$V_{\text{out}} = -V_{REF} \left( \frac{R}{R_0} \cdot a_0 + \frac{R}{R_1} \cdot a_1 + \frac{R}{R_2} \cdot a_2 + \frac{R}{R_3} \cdot a_3 \right)$$

e con

$$R_0 = R$$
  $R_2 = \frac{R}{4}$   
 $R_1 = \frac{R}{2}$   $R_3 = \frac{R}{8}$ 

otteniamo

$$V_{\text{out}} = -V_{\text{REF}} \left( a_0 + 2a_1 + 2^2 a_2 + 2^3 a_3 \right)$$

 $V_{\text{REF}}$  corrisponde a  $\Delta V$ . Se ad esempio voglio  $3\Delta V$ , metterò a terra gli interruttori  $a_2$ ,  $a_3$ .

## 9.9 ADC a gradinata



Analizziamo il circuito. x è la tensione analogica da misurare, SoC e EoC sono rispettivamente Start of counter e End of counter. In uscita dal contatore ho un numero binario che entrando nel DAC genera un impulso di tensione V=N  $\Delta V$ , questo impulso viene comparato a x che se maggiore avremo uscita  $V_{\rm out~OP}$  alta dall'OPAMP, se minore uscita bassa (siamo in saturazione). Essendo in saturazione ho un ingresso digitale nel Latch SR, se  $V_{\rm out~OP}=0 \Rightarrow S=0$  e  $\overline{Q}=1$ , questo lascia passare il clock dall'AND e il ciclo ricomincia; se  $V_{\rm out~OP}=1 \Rightarrow S=1$ ,  $Q_1$   $\overline{Q}=0$  e il ciclo si ferma. Il problema di questo circuito è la velocità di conversione.

#### 9.10 ADC FLASH

Il passo successivo è velocizzare la conversione, per farlo progettiamo il seguente circuito



Ho un errore di quantizzazione di  $V_{\rm REF}/5$ ,  $V_{REF}$  è anche il valore massimo misurabile, quindi per renderlo più sensibile devo allungare a n resistenze, oppure usare il doppio guadagno (se  $V_{\rm in} < V_{\rm REF}$  si usa quello sopra, altrimenti quello sotto). In questo caso a 5 resistenze  $V_{\rm in}$  può assumere 5 valori, quindi bastano 3 Bit in uscita.

| $c_3$ | $c_2$ | $c_1$ | $c_0$ | $a_2$                 | $a_1$ | $a_0$ |
|-------|-------|-------|-------|-----------------------|-------|-------|
| 0     | 0     | 0     | 0     | 0                     | 0     | 0     |
| 0     | 0     | 0     | 1     | 0                     | 0     | 1     |
| 0     | 0     | 1     | 1     | 0                     | 1     | 0     |
| 0     | 1     | 1     | 1     | 0                     | 1     | 1     |
| 1     | 1     | 1     | 1     | 0<br>0<br>0<br>0<br>0 | 0     | 0     |

# Appendice

### **Appendice A: Errori**

#### Errori di misura

Noi ci concentriamo sugli errori derivati dalla strumentazione in uso di laboratorio. Esistono:

- Errori casuali:
  - risoluzione strumentale;
  - condizioni ambientali (temperatura, rumore);
  - Etc...
- Errori sistematici:
  - (cattiva) calibrazione di uno strumento;
  - lettura errata di una scala graduata (come l'errore di parallasse).

Gli errori sistematici determinano sistematicamente uno scostamento degli errori (es. la lettura di una scala con un angolo non corretto determina un offset nelle misure).

Nel caso degli errori casuali, l'iterazione consente di ridurre l'errore, cosa non vera per gli errori sistematici, per cui iterare la misura non produce nessun beneficio.

Il seguente schema indica (a grandi linee) come avviene la presa di una misura digitale:



Le sorgenti aleatorie non sono quantificabili a priori, ma dobbiamo eseguire una stima sul momento.

Tipicamente, l'errore sui componenti circuitali è espresso in errore percentuale (relativo), mentre l'errore sull'ADC è espresso in digit.

Per esempio, il voltmetro riporta un errore di lettura e un errore di calibrazione:

$$lettura = valore best \pm \frac{errore}{casuale} \pm \frac{errore}{sistematico}$$

NOTA: gli errori casuali sappiamo come trattarli (hanno una certa distribuzione), gli errori sistematici no.

L'errore complessivo può essere espresso, se le condizioni lo permettono, come:

errore sistematico = 
$$\sqrt{\sigma_{\text{casuale}}^2 + \sigma_{\text{sistematico}}^2}$$

Se gli errori di misura sono indipendenti, allora è possibile sommarli in quadratura:

$$\begin{aligned} z &= x + y \\ \overline{z} &= \overline{x} + \overline{y} \end{aligned} \implies \sigma_z = \sqrt{\sigma_x^2 + \sigma_y}.$$

Tipicamente l'errore sistematico è correlato all'errore casuale, però noi non sappiamo come si comporta (può essere un fattore di scala o un offset). Se ad esempio prese due d.d.p. x e y, e z=x+y, l'errore sistematico è un fattore di scala:

$$x = 1.005\overline{x} \uparrow \text{ stesso}$$
  
 $y = 1.005\overline{y} \downarrow \text{ fattore!}$ 

ne segue:

$$z = x + y = 1.005(\overline{x} + \overline{y})$$

Se la misurazione è z = y/x = tensione uscita/tensione entrata. con le ipotesi di lavoro con il medesimo strumento, nel rapporto si semplifica e abbiamo che la sorgente del errore sistematico viene cancellata (sorgente legata alla calibrazione dello strumento).

#### Errori di lettura di una scala graduata

Regolare i cursori equivale a leggere una scala graduata; possiamo assumere che la lettura si collochi all'interno di quella divisione in maniera equiprobabile (dunque una distribuzione uniforme con errore di lettura  $1/\sqrt{12}$  l'ampiezza dell'intervallo). NOTA: per misure di tensione effettuate con due diversi fondo-scala sullo stesso canale, o con due diversi canali, in assenza di altre informazioni, assumiamo che siano indipendenti errori di calibrazione.

$$\sigma_{\text{SYST}} = 0.5\% \oplus 0.5\% = 0.7\%$$

#### Rappresentazione di significative

È materia di convenzione ma 1.257 ± 0.324 NO

- Per l'errore, la norma è non più di una cifra significativa, a patto che l'esclusione delle cifre significative non introduca discrepanze sull'errore relativo >20%
  - Se sopprimo  $10.0 \pm 1.4$  > 20%
  - Se sopprimo  $10.0 \pm 5.2$  < 20%

si può trovare una seconda cifra significativa fino a 2.qualcosa, dopo no...

• Per il best value, dobbiamo troncare (per difetto o per eccesso a seconda che ...) all'ultima potenza di 10 l'errore.

Supponiamo di aver realizzato un plot di Bode di un filtro passa-basso:



Ricordiamo:

$$|A_{v}(f)| = \frac{1}{\sqrt{1 + (f/f_{s})^{2}}} \stackrel{f}{\searrow} f \ll f_{T} \quad |A_{v}| \sim 1 f \gg f_{T} \quad |A_{v}| \sim \frac{f_{T}}{f}.$$

#### Regole di propagazione

•  $x + y \rightarrow$  somma in quadratura (per misure indipendenti) degli errori assoluti

$$\sqrt{\sigma_x^2 + \sigma_y^2 + 2\sigma_{xy}} = \sqrt{\sigma_x^2 + \sigma_y^2 + 2\rho_{xy}\sigma_x\sigma_y};$$

• xy,  $x/y \rightarrow$  somma in quadratura (per misure indipendenti) degli errori relativi;

• z=f(x,y)

$$\sigma_z = \sqrt{\left|\frac{\partial f}{\partial x}\right|^2 \sigma_x^2 + \left|\frac{\partial f}{\partial y}\right|^2 \sigma_y^2 + 2\left|\frac{\partial f}{\partial x}\right| \left|\frac{\partial f}{\partial y}\right| \sigma_{xy}}.$$

Per il guadagno l'errore in decibel è

$$A_{\text{d B}} = 20 \log_{10} |A_s| = 20 \log_{10} \left| \frac{V_{\text{out}}}{V_{\text{in}}} \right|$$

$$\sigma(AdB) = 20 \left| \frac{\partial \log_{10} |A_s|}{\partial |A_s|} \right|$$

$$= 20 \frac{1}{A_v} \log_{10} e\sigma(A_s)$$

$$= 8.7 \frac{\sigma(A_v)}{A_v} = 8.7 \underbrace{\left(\frac{\sigma(V_{\text{in}})}{V_{\text{in}}} \oplus \frac{\sigma(V_{\text{out}})}{V_{\text{out}}}\right)}_{\approx 0.7\%}$$

= 0.06dB traslazione rigida di tutti i punti.

Quindi se fosse dominato da errori sistematici, l'errore da associare sarebbe 0.06 dB. Nell'analisi del Best-fit, questo errore deve esser tenuto di conto? Nel fare l'interpolazione, non consideriamo tale errore: dobbiamo ricordare come si fa un fit:

- n punti sperimentali  $(x_k, y_k)$ , k = 1, ..., n tali che  $x_k$  abbia errore  $\ll y_k$ ,  $y_k \pm \sigma_k$
- $y_k$  sia gaussiana con media  $\overline{y}_k$  (valore best) e deviazione standard =r.m.s.. La probabilità si avere misure

$$\{y_k\} = p = \prod_{k=1}^{n} \left(\frac{1}{\sqrt{2\pi}}\right) \frac{1}{\sigma_k} \exp\left(-\frac{1}{2} \left(\frac{y_k - \overline{y_k}}{\sigma_k}\right)^2\right)$$

• I valori dei parametri sono tali che per  $y_k = f(x_k)$ , la probabilità sia massima (massima likelihood)

Affermare quanto appena detto, equivale a massimizzare  $e_{\text{n p}} = n \log \frac{1}{\sqrt{2\pi}} - \sum \log_e \sigma_k - \frac{1}{2} \sum_k \left( \frac{\overline{y}_k - f(x_k)}{\sigma_k} \right)^2$ .

Affermare sia minima, equivale a dire che sia minimo il suo opposto ( $\chi^2$ ). Se le misure sono indipendenti. Quando facciamo un fit, gli errori sistematici non ci vanno messi, in quanto tutti i punti sono affetti dallo stesso errore, diamo quell' errore al valore medio! Nella formula dee  $\chi^2$  stiamo assumendo che i punti siano indipendenti. Nel best-fit mettiamo solo l'errore casuale.

#### Absolute Sigma

#### Absolute\_sigma=True

$$\chi^2(p)$$
:  $P_{\text{best}}$  tale che  $\chi^2$  =minimo  $\chi^2(P_{\text{best}} \pm \sigma_P) = \chi^2(P_{\text{best}}) + 1$ 



#### Absolute\_sigma=False

Viene calcolato il  $\chi^2$  come sopra, e vengono riscalate le sigma in modo che  $\chi^2_{\rm rid,min} = 1$  ( $\chi^2$  calcolato in  $p_{\rm best}$ ). Dividere le  $\sigma_k$  per la radice quadrata del  $\chi^2$  ridotto calcolato in  $P_{\rm best}$ .

I valori dei parametri ottenuti non cambiano, ma se riscaliamo, lo scarto di 1/n non è lo stesso di prima: stessi valori di  $P_{\text{best}}$  ma cambiano gli errori.

<u>Direttiva</u>: utilizzare True senza includere gli errori sistematici (aggiungerli dopo!). Di volta in volta deve essere valutato.

#### Errori in laboratorio

- Per gli errori con il multimetro è necessario usare il manuale e sommare in quadratura l'errore di lettura con quello di calibrazione;
- Per gli errori sulla misura della tensione tramite Waveforms e un'onda mandata da Wavegen:
  - Se misuriamo tramite i cursori l'errore è la somma in quadratura dell'errore di calibrazione dell'A-DC

l'errore di lettura

$$0.1 \operatorname{div}/\sqrt{12} \approx 3\%$$
;

e l'errore di risoluzione dell'ADC

$$\begin{cases} 0.3 \text{mV, per fondo} - \text{scala} & \leq 0.5 \text{ V/div} \\ 3 \text{mV} & \geq 1 \text{ V/div} \end{cases};$$

- Se usiamo la misura automatica abbiamo solo un errore di calibrazione dell ADC.
- Se misuriamo rispetto ad un riferimento assoluto, come ad esempio una misura di tensione continua (lo zero è il riferimento assoluto), l'errore è lo stesso del caso della misura con i cursori, ma l'errore sulla risoluzione dell'ADC è

$$\begin{cases} 10 \text{mV, se fondo scala} & \leq 0.5 \text{ V} \\ 100 \text{mV} & \geq 1 \text{ V} \end{cases};$$

- Per gli errori sulle misure temporali e di frequenza tramite Waveforms dobbiamo sommare in quadratura:
  - L'errore dovuto alla possibilità che il segnale temporale si trovi tra due Time-Bin=  $\Delta T = 1/f$  dive f è la frequenza di sampling (la possiamo vedere sull'oscilloscopio), in questo caso l'errore è

$$\Delta t/\sqrt{12}$$
;

- L'errore casuale dovuto al posizionamento dei cursori pari a

questo errore è dominante a meno che il fondoscala non sia inferiore a 100 ns;

- Esiste infine un errore di jitter, ovvero la variazione di periodicità del clock

$$10^{-4}\%$$
:

 Per l'errore sulle misure di tensione sul network è necessario sommare in quadratura l'errore sulla singola misura del

con l'errore di lettura corrispondente all'intervallo minimo tra 2 valori diviso  $\sqrt{12}$ .